功率半导体器件及其制造方法

    公开(公告)号:CN111354794A

    公开(公告)日:2020-06-30

    申请号:CN201811583692.1

    申请日:2018-12-24

    Abstract: 本发明涉及一种功率半导体器件及其制造方法,所述器件包括:衬底;漏极金属;漂移区;基区;栅结构;第一导电类型掺杂区,在基区远离栅结构的一侧与基区接触;源区,设于基区中、第一导电类型掺杂区与栅结构之间;接触金属,设于第一导电类型掺杂区上,与下方的第一导电类型掺杂区形成具有整流特性的接触势垒;源极金属,包裹接触金属,并与源区接触。本发明在源极金属底部引入具有整流特性的接触势垒的接触金属,同时在接触金属的下方加入第一导电类型掺杂区,替代了传统功率器件中寄生的体二极管来完成续流的功能,续流导通压降明显降低,并且器件的反向恢复速度更快于传统功率器件的寄生体二极管的反向恢复速度。

    一种低导通电阻的异质结半导体器件

    公开(公告)号:CN111354777A

    公开(公告)日:2020-06-30

    申请号:CN201811585004.5

    申请日:2018-12-24

    Abstract: 本发明涉及一种低导通电阻的异质结半导体器件,包括:金属漏电极,衬底,缓冲层,缓冲层内设有电流阻挡层,在缓冲层上设有栅极结构,所述栅极结构包括金属栅电极,GaN柱,AlGaN层,所述金属栅电极上方设有金属源电极,所述电流阻挡层包括多级电流阻挡层且各层的对称中心共线,各级电流阻挡层环形内口自上而下逐级减小,有效限制了峰值电场并使其远离沟道,保证了器件耐压能力,同时减少了电流损失,AlGaN层和GaN柱在缓冲层上方呈蜂窝状分布,产生多段沟道电流,有效提高了电流能力,使得器件在导通时获得更高的开态电流,从而降低了器件的导通电阻。

    一种面向宽电压的在线时序检错纠错电路

    公开(公告)号:CN111047033A

    公开(公告)日:2020-04-21

    申请号:CN201911093194.3

    申请日:2019-11-11

    Applicant: 东南大学

    Abstract: 本发明公开了一种面向宽电压的在线时序检错纠错电路,涉及集成电路计算、推算、计数的技术领域,包括:在线时序检错单元、在线时序纠错单元、控制信号发生单元。在线时序检错单元仅由9个CMOS晶体管构成,面积开销小,在超低电压(0.4~0.6V)下保持稳定的检错性能;在线时序纠错单元由基于传输门的数据选通触发器构成,可同时实现检测数据采集和在线时序错误纠正,结构简单,功耗开销低;控制信号发生单元仅由反相器控制系统全局时钟信号,产生检测控制信号。本发明结构简单、性能稳定,在宽电压下应用于神经网络硬件加速器,可在线实现同一周期多次时序检错和纠错,极大地提高加速器吞吐量,降低系统能耗。

    用于卷积神经网络硬件加速器的时序弹性电路

    公开(公告)号:CN110932713A

    公开(公告)日:2020-03-27

    申请号:CN201911093269.8

    申请日:2019-11-11

    Applicant: 东南大学

    Abstract: 本发明公开了一种用于卷积神经网络硬件加速器的时序弹性电路,涉及数字集成电路领域,适用于卷积神经网络硬件加速器的时序错误检测和校正。时序弹性电路包括:基于数据跳变检测的时序错误检测单元、在线校正单元和时钟控制单元,其中时序错误检测单元由13个晶体管构成,检测窗口长度可根据不同的工艺、电压、温度、老化程度条件进行调节;时序错误校正单元采用功耗较小的传统的锁存器结构,由10个晶体管构成;时钟控制单元生成时钟反向信号和检测窗口时钟信号,不检测时钟上升沿附近的数据延时,提高了电路的错误容忍度。结合卷积神经网络本身的容错性,本发明能够节省传统电路保留的过多时序裕度,且在保证数据精度的同时,降低电路的功耗。

    一种同步整流原边反馈反激式电源的恒压输出控制系统

    公开(公告)号:CN107579670B

    公开(公告)日:2020-02-18

    申请号:CN201710847206.1

    申请日:2017-09-19

    Applicant: 东南大学

    Abstract: 一种同步整流原边反馈反激式电源的恒压输出控制系统,包括单输出DAC中点采样模块、采样误差补偿模块、电流检测模块、数字控制模块及PWM驱动模块构成的控制系统,单输出DAC中点采样模块采样辅助绕组的电压信号Vsense,输出副边电流复位时间Tr中点时刻的电压信号Vsense(tmid),通过基于电流检测模块推算中点采样误差的补偿算法,以修正中点处的辅助绕组上的采样电压,数字控制模块通过补偿后的中点电压信号与系统预设的固定值VREF的误差e(n),利用比例和积分计算出控制量输出给PWM驱动模块分别控制原边开关管及副边同步整流管,实现对同步整流原边反馈反激式电源的恒压输出控制。

    一种沟槽型半导体功率器件终端保护结构及功率器件

    公开(公告)号:CN110416284A

    公开(公告)日:2019-11-05

    申请号:CN201910653705.6

    申请日:2019-07-18

    Applicant: 东南大学

    Abstract: 一种沟槽型半导体功率器件终端保护结构及功率器件,其功率器件结构包括第一导电类型衬底、第一导电类型缓冲层、第一导电类型漂移区,且在第一导电类型漂移区内设有原胞区和终端保护区,在原胞区外部设有主分压环、次分压环和第一导电类型截止环,在分压环的下方设有第二导电类型屏蔽保护层,该结构特征在于,在相邻的分压环之间设有第二导电类型阱区,且各分压环与第二导电类型阱区之间由第一导电类型漂移区隔离,该结构在形成耗尽层辅助耐压的同时,可以避免相邻分压环之间的电位影响,有效减小了分压环氧化层中的电场强度,提升了终端保护结构的耐压能力,且该结构与原有的制造工艺兼容,在保持成本不变的情况下提高了器件的整体性能。

    一种可配置的通用卷积神经网络加速器

    公开(公告)号:CN110390384A

    公开(公告)日:2019-10-29

    申请号:CN201910554533.7

    申请日:2019-06-25

    Applicant: 东南大学

    Abstract: 本发明公开了一种可配置的通用卷积神经网络加速器,属于计算、推算、计数的技术领域。该加速器包括:PE阵列、状态控制器、功能模块、权重缓存区、特征图缓存区、输出缓存区和寄存器栈,状态控制器包括网络参数寄存器和工作状态控制器。通过配置网络参数寄存器对不同规模的网络均能取得优异的加速效果,工作状态控制器控制着加速器工作状态的切换并将控制信号发送至其它模块。权重缓存区、特征图缓存区和输出缓存区均由多个数据子缓存区构成,用于分别存放权重数据、特征图数据和计算结果。本发明能够针对不同的网络特点,配置合适的数据重用模式、阵列尺寸和子缓存区个数,通用性好,功耗低,吞吐量高。

    一种基于幂指数量化的神经网络压缩方法

    公开(公告)号:CN110245753A

    公开(公告)日:2019-09-17

    申请号:CN201910445413.3

    申请日:2019-05-27

    Applicant: 东南大学

    Abstract: 本发明涉及人工智能神经网络技术领域,具体公开一种基于幂指数量化的神经网络压缩方法。该方法,在外部数据集上训练卷积神经网络后获取该网络的初始化权值参数;根据权值参数绝对值的大小以及分组阈值将权值参数分为两组,绝对值超过阈值的一组基于预先设定的位宽及绝对值最大的权值参数量化大于分组阈值的一组权值参数,将权值参数量化为2的幂或者0;对小于分组阈值的权值参数再训练后执行分组再量化的循环操作,直至网络收敛。本发明在保证参数的取值范围不被压缩的同时在一定程度上减小量化对最终目标检测准确率的影响,解决了量化后准确率下降过多以及硬件实现难度大的问题。

    一种高速无位置传感器开关磁阻电机的控制方法及其系统

    公开(公告)号:CN107276484B

    公开(公告)日:2019-09-10

    申请号:CN201710580238.X

    申请日:2017-07-17

    Applicant: 东南大学

    Abstract: 本发明公开了一种高速无位置传感器开关磁阻电机的控制方法及其系统,针对励磁相相电流的峰值时刻会与转子到达该励磁相定转子齿交叠点位置时刻之间存在偏移量的实际情况,对传统的相电流梯度法中将励磁相相电流峰值时刻直接作为该励磁相定转子齿交叠点位置时刻的方法加以修正,以得到该励磁相正确的定转子齿交叠点位置,从而更加准确地估算出开关磁阻电机励磁相的关断时刻和下一励磁相的开通时刻,实现更为精准地高速无位置传感器开关磁阻电机控制。

    一种消除负阻效应的阳极短路型横向绝缘栅双极型晶体管

    公开(公告)号:CN110190113A

    公开(公告)日:2019-08-30

    申请号:CN201910410221.9

    申请日:2019-05-16

    Applicant: 东南大学

    Abstract: 一种消除负阻效应的阳极短路型横向绝缘栅双极型晶体管,包括P型衬底,在P型衬底上设有氧化层埋层,在氧化层埋层上设有N型漂移区,其特征在于,在N型漂移区的表面设有二氧化硅氧化层,在N型漂移区内设有LIGBT和NMOS,所述LIGBT包括第一N型重掺杂区,在第一N型重掺杂区内设有P型重掺杂阳极区,所述NMOS包括第二N型重掺杂区,在第二N型重掺杂区内设有P型阱区,在P型阱区内包围有N型重掺杂阳极区,所述第二N型重掺杂区与P型阱区电连接,在二氧化硅氧化层内设有多晶硅栅且所述多晶硅栅自N型重掺杂阳极区的上方区域跨过P型阱区并进入第二N型重掺杂区的上方区域,所述多晶硅栅还与N型重掺杂阳极区及P型重掺杂阳极区连接。

Patent Agency Ranking