基板的清洗方法和半导体制造装置

    公开(公告)号:CN102763196B

    公开(公告)日:2015-06-17

    申请号:CN201180010143.5

    申请日:2011-02-23

    Abstract: 提供一种能够在保持图案形状的状态下清洗至图案底部的清洗方法。在保持为真空状态的处理容器(100)内对晶片(W)上的膜上形成有规定图案的晶片(W)进行清洗的方法,包括:利用所希望的清洁气体对通过蚀刻处理形成有规定图案的晶片(W)上的膜进行清洗的工序(前工序);在前工序后,利用氧化性气体使图案表面的残渣氧化的工序(氧化工序);和利用还原性气体使上述被氧化的残渣还原的工序(还原工序)。氧化工序和还原工序连续执行(连续工序)。前工序和连续工序中所使用的气体,通过从内部压力(PS)保持为比处理容器(100)的内部压力(P0)高的气体喷嘴(110)放出至处理容器(100)内而被团簇化。

    使用液体进行的芯片部件相对于基板的校准的方法

    公开(公告)号:CN108780760A

    公开(公告)日:2018-11-09

    申请号:CN201780015668.5

    申请日:2017-03-03

    CPC classification number: H01L21/52 H01L21/68

    Abstract: 本发明提供一种使用液体进行的芯片部件相对于基板的校准的方法。在一个实施方式中,向基板供给液体,接下来,在液体上配置芯片部件。基板具有包括具有在一个方向延伸得较长的矩形形状的搭载区域的第一面。芯片部件的第二面具有与搭载区域的形状大致一致的矩形形状,具有与搭载区域的面积大致一致的面积。搭载区域具有第一区域和第二区域。第一区域针对液体的润湿性比第二区域针对该液体的润湿性大。第一区域相对于穿过搭载区域的一对长边的中间的第一中心线对称地设置,并且相对于穿过搭载区域的一对短边的中间的第二中心线对称地设置,具有各自具有矩形形状的多个局部区域。液体被向第一区域供给。

    低介电常数绝缘膜的制造

    公开(公告)号:CN1836316A

    公开(公告)日:2006-09-20

    申请号:CN200480023656.X

    申请日:2004-09-17

    Abstract: 本发明涉及降低通过化学蒸镀法形成的含有Si、O和CH的绝缘膜的介电常数的方法。向等离子体处理装置的反应容器内供给含有氢原子的加工气体。向反应容器内导入微波并供给均匀的电磁波,由此在反应容器内产生含有氢游离基的等离子体。通过照射于绝缘膜的等离子体含有的氢游离基,改变绝缘膜的结构,降低介电常数。经过径向槽天线向反应容器内供给微波。

    基板的清洗方法和半导体制造装置

    公开(公告)号:CN102763196A

    公开(公告)日:2012-10-31

    申请号:CN201180010143.5

    申请日:2011-02-23

    Abstract: 提供一种能够在保持图案形状的状态下清洗至图案底部的清洗方法。在保持为真空状态的处理容器(100)内对晶片(W)上的膜上形成有规定图案的晶片(W)进行清洗的方法,包括:利用所希望的清洁气体对通过蚀刻处理形成有规定图案的晶片(W)上的膜进行清洗的工序(前工序);在前工序后,利用氧化性气体使图案表面的残渣氧化的工序(氧化工序);和利用还原性气体使上述被氧化的残渣还原的工序(还原工序)。氧化工序和还原工序连续执行(连续工序)。前工序和连续工序中所使用的气体,通过从内部压力(PS)保持为比处理容器(100)的内部压力(P0)高的气体喷嘴(110)放出至处理容器(100)内而被团簇化。

    使用液体进行的芯片部件相对于基板的校准的方法

    公开(公告)号:CN108780760B

    公开(公告)日:2022-04-08

    申请号:CN201780015668.5

    申请日:2017-03-03

    Abstract: 本发明提供一种使用液体进行的芯片部件相对于基板的校准的方法。在一个实施方式中,向基板供给液体,接下来,在液体上配置芯片部件。基板具有包括具有在一个方向延伸得较长的矩形形状的搭载区域的第一面。芯片部件的第二面具有与搭载区域的形状大致一致的矩形形状,具有与搭载区域的面积大致一致的面积。搭载区域具有第一区域和第二区域。第一区域针对液体的润湿性比第二区域针对该液体的润湿性大。第一区域相对于穿过搭载区域的一对长边的中间的第一中心线对称地设置,并且相对于穿过搭载区域的一对短边的中间的第二中心线对称地设置,具有各自具有矩形形状的多个局部区域。液体被向第一区域供给。

Patent Agency Ranking