一种实时视频图像采集处理系统

    公开(公告)号:CN113438435B

    公开(公告)日:2022-05-24

    申请号:CN202110718246.2

    申请日:2021-06-28

    IPC分类号: H04N7/01 H04N5/262

    摘要: 本发明公开了一种实时视频图像采集处理系统,涉及信息采集处理系统,解决了视频图像的播放过程产生回抖或非均匀延时的问题。本发明包括光电传感器模块、采样处理模块和显示模块,加法器接入DAC的输出端与第一级ADC的输入端,加法器后接入第二级ADC,加法器用于将第一级ADC的输入信号与DAC残差电压放大输出的信号进行相减,第二级ADC用于将加法器的输出信号进行数字输出为低位数字信号。本发明降低了视频图像回抖与非均匀延时的频次,本发明自动处理光电传感器的模拟数据,提高显示屏的成像效果,提升视频或图像的播放质量与播放舒适度。

    基于FPGA的舰载多路信号采集同步控制系统

    公开(公告)号:CN114578743B

    公开(公告)日:2022-07-08

    申请号:CN202210483163.4

    申请日:2022-05-06

    IPC分类号: G05B19/042 H03M1/12

    摘要: 本发明公开了本发明的技术方案为基于FPGA的舰载多路信号采集同步控制系统,M个ADC芯片,用于进行模数转换处理;FPGA,用于将多个模数转换处理后的数字中频回波信号组织为光模块所需格式数据,并同步向光模块发送;M个ADC芯片,用于依据“同步用秒脉冲信号”对模数转换处理后的数字中频回波信号进行同步输出,完成第一次同步;FPGA,用于观测ADC芯片的快速检测输出引脚的状态波形中的多帧时钟信号波形、若多帧时钟信号波形存在延时,则等待该ADC芯片输出周期完成后,再一起发送处理后的光模块所需格式数据至光模块,完成第二次同步。ADC作为第一级硬件进行输出同步,FPGA作为第二级硬件进行输出同步。

    基于FPGA的舰载多路信号采集同步控制系统

    公开(公告)号:CN114578743A

    公开(公告)日:2022-06-03

    申请号:CN202210483163.4

    申请日:2022-05-06

    IPC分类号: G05B19/042 H03M1/12

    摘要: 本发明公开了本发明的技术方案为基于FPGA的舰载多路信号采集同步控制系统,M个ADC芯片,用于进行模数转换处理;FPGA,用于将多个模数转换处理后的数字中频回波信号组织为光模块所需格式数据,并同步向光模块发送;M个ADC芯片,用于依据“同步用秒脉冲信号”对模数转换处理后的数字中频回波信号进行同步输出,完成第一次同步;FPGA,用于观测ADC芯片的快速检测输出引脚的状态波形中的多帧时钟信号波形、若多帧时钟信号波形存在延时,则等待该ADC芯片输出周期完成后,再一起发送处理后的光模块所需格式数据至光模块,完成第二次同步。ADC作为第一级硬件进行输出同步,FPGA作为第二级硬件进行输出同步。

    一种实时视频图像采集处理系统

    公开(公告)号:CN113438435A

    公开(公告)日:2021-09-24

    申请号:CN202110718246.2

    申请日:2021-06-28

    IPC分类号: H04N7/01 H04N5/262

    摘要: 本发明公开了一种实时视频图像采集处理系统,涉及信息采集处理系统,解决了视频图像的播放过程产生回抖或非均匀延时的问题。本发明包括光电传感器模块、采样处理模块和显示模块,加法器接入DAC的输出端与第一级ADC的输入端,加法器后接入第二级ADC,加法器用于将第一级ADC的输入信号与DAC残差电压放大输出的信号进行相减,第二级ADC用于将加法器的输出信号进行数字输出为低位数字信号。本发明降低了视频图像回抖与非均匀延时的频次,本发明自动处理光电传感器的模拟数据,提高显示屏的成像效果,提升视频或图像的播放质量与播放舒适度。

    四通道高速采集处理电路

    公开(公告)号:CN210244129U

    公开(公告)日:2020-04-03

    申请号:CN201921465951.0

    申请日:2019-09-04

    发明人: 肖红 晋中明

    IPC分类号: G05B19/042

    摘要: 本实用新型公开了四通道高速采集处理电路,涉及信号采集处理解决了现有技术数据采集传输速度慢的问题。本实用新型包括用于采集信号的四条通道,四条通道均与同一FPGA连接;每条通道均包括依次连接的第一SMA接口、第一隔直器、三个LNA低噪声放大器、第一变压器以及模数转换器;四条通道中的模数转换器均与同一FPGA连接;四条通道中,模拟信号经第一SMA接口接入,经第一隔直器隔直后由三个LNA低噪声放大器依次放大,经第一变压器调压后实现单端转差分阻抗匹配,经模数转换器转换为数字信号;四条通道内的数字信号送入FPGA。本实用新型增设采集传输通道采集传输数据,采集电路有4个采集传输通道构成的,且满足实时信号处理及高速数据传输。

    一种三通道高速采集板卡

    公开(公告)号:CN210244138U

    公开(公告)日:2020-04-03

    申请号:CN201921713980.4

    申请日:2019-10-12

    发明人: 肖红 晋中明

    IPC分类号: G05B19/042

    摘要: 本实用新型公开了一种三通道高速采集板卡,包括ADC模块、时钟模块、FPGA处理器、存储模块、SFP光模块和电源模块,其中:ADC模块用于采集模拟信号,并转化为数字信号传输至FPGA处理器,FPGA处理器用于按设定的逻辑对接收的数字信号进行处理,并传输至SFP光模块,SFP光模块将电信号转化为光信号传出,时钟模块将内部时钟信号与外部时钟信号进行处理后将对应的时钟信号分别传输至ADC模块和FPGA处理器,存储模块用于存储FPGA处理器的处理数据,电源模块用于向ADC模块、时钟模块、FPGA处理器、存储模块提供工作电源。其应用时,支持三路模拟信号的输入,并有效提高对模拟信号的采集处理效率,同时可以提高采集板卡整体处理同步性、有效降低延迟。

    一种高速采集板
    7.
    实用新型

    公开(公告)号:CN210181514U

    公开(公告)日:2020-03-24

    申请号:CN201921678897.8

    申请日:2019-10-09

    发明人: 肖红 晋中明

    IPC分类号: G06F1/16

    摘要: 本实用新型公开了一种高速采集板,包括位于下层的主控底板和位于上层的数字顶板,在所述主控底板和数字顶板之间设置芯片层,所述芯片层包括FPGA芯片以及与所述FPGA芯片分别连接的若干片ADC芯片、若干片DAC芯片、DSP芯片、CPLD芯片,本实用新型解决了现有技术存在的采集板存在采样要求的频率较低,器件的制作成本较高,信号处理的速度较慢的问题,提供一种高速采集板,其应用时防止电压电流浪涌对设备造成损坏,自检电路,实时监控设备的工作状态,同时也可快速定位问题,减少故障维修时间等,温度检测,实时检测设备的使用环境以及工作情况及告警电路,在提升整体采样频率和信号处理速度的同时,保证产品的可靠性和稳定性。