一种实时视频图像采集处理系统

    公开(公告)号:CN113438435B

    公开(公告)日:2022-05-24

    申请号:CN202110718246.2

    申请日:2021-06-28

    IPC分类号: H04N7/01 H04N5/262

    摘要: 本发明公开了一种实时视频图像采集处理系统,涉及信息采集处理系统,解决了视频图像的播放过程产生回抖或非均匀延时的问题。本发明包括光电传感器模块、采样处理模块和显示模块,加法器接入DAC的输出端与第一级ADC的输入端,加法器后接入第二级ADC,加法器用于将第一级ADC的输入信号与DAC残差电压放大输出的信号进行相减,第二级ADC用于将加法器的输出信号进行数字输出为低位数字信号。本发明降低了视频图像回抖与非均匀延时的频次,本发明自动处理光电传感器的模拟数据,提高显示屏的成像效果,提升视频或图像的播放质量与播放舒适度。

    双发万兆网中频信号处理机和双路径系统及数据传输方法

    公开(公告)号:CN112468162A

    公开(公告)日:2021-03-09

    申请号:CN202110138794.8

    申请日:2021-02-02

    IPC分类号: H04B1/00

    摘要: 本发明公开了双发万兆网中频信号处理机和双路径系统及数据传输方法,包括:SMA接口、FMC子卡、信号处理模块、主控模块;信号处理模块具有1个高速接插件G1和1个光模块M1及对应的1个万兆网光口W1;主控模块具有1个高速接插件G2和1个光模块M2及对应的万兆网光口W2;高速接插件G1与高速接插件G2进行互传数据连接;信号处理模块:将高速数字信号分别通过万兆网光口W1向外部发送和通过高速接插件G1向主控模块发送;主控模块:用于通过高速接插件G2获得信号处理模块发送的高速数字信号,并将高速数字信号进行存储处理和通过万兆网光口W2向外部发送。一个FPGA对万兆网光口、一个FPGA对主控,支持高速传输;组成了双发链路,实现了冗余设计。

    中频信号处理机及中频信号处理系统

    公开(公告)号:CN112865873B

    公开(公告)日:2022-03-11

    申请号:CN202110140979.2

    申请日:2021-02-02

    IPC分类号: H04B10/40 H04Q1/02

    摘要: 本发明公开了中频信号处理机及中频信号处理系统,位于机箱内底面且互相独立的站点主控模块和站点信号处理模块、站点电源模块,站点主控模块和站点信号处理模块之间采用桥接器件进行数据传输连接;机箱的前面板设置有进风口A、进风口B,机箱的后面板设置有吸风风机组A、吸风风机组B;站点电源模块、站点主控模块布置在进风口A至吸风风机组A的路径A,站点信号处理模块布置在进风口B至吸风风机组B的路径B,站点主控模块与机箱侧壁之间、站点主控模块与站点信号处理模块之间、站点信号处理模块与机箱侧壁之间均设置有档风板;站点主控散热冷板、站点信号处理散热冷板、站点电源散热冷板上设置沿机箱长度方向延展的过风槽。

    一种实时视频图像采集处理系统

    公开(公告)号:CN113438435A

    公开(公告)日:2021-09-24

    申请号:CN202110718246.2

    申请日:2021-06-28

    IPC分类号: H04N7/01 H04N5/262

    摘要: 本发明公开了一种实时视频图像采集处理系统,涉及信息采集处理系统,解决了视频图像的播放过程产生回抖或非均匀延时的问题。本发明包括光电传感器模块、采样处理模块和显示模块,加法器接入DAC的输出端与第一级ADC的输入端,加法器后接入第二级ADC,加法器用于将第一级ADC的输入信号与DAC残差电压放大输出的信号进行相减,第二级ADC用于将加法器的输出信号进行数字输出为低位数字信号。本发明降低了视频图像回抖与非均匀延时的频次,本发明自动处理光电传感器的模拟数据,提高显示屏的成像效果,提升视频或图像的播放质量与播放舒适度。

    中频信号处理机及中频信号处理系统

    公开(公告)号:CN112865873A

    公开(公告)日:2021-05-28

    申请号:CN202110140979.2

    申请日:2021-02-02

    IPC分类号: H04B10/40 H04Q1/02

    摘要: 本发明公开了中频信号处理机及中频信号处理系统,位于机箱内底面且互相独立的站点主控模块和站点信号处理模块、站点电源模块,站点主控模块和站点信号处理模块之间采用桥接器件进行数据传输连接;机箱的前面板设置有进风口A、进风口B,机箱的后面板设置有吸风风机组A、吸风风机组B;站点电源模块、站点主控模块布置在进风口A至吸风风机组A的路径A,站点信号处理模块布置在进风口B至吸风风机组B的路径B,站点主控模块与机箱侧壁之间、站点主控模块与站点信号处理模块之间、站点信号处理模块与机箱侧壁之间均设置有档风板;站点主控散热冷板、站点信号处理散热冷板、站点电源散热冷板上设置沿机箱长度方向延展的过风槽。

    一种基带处理模块及处理方法

    公开(公告)号:CN112526463B

    公开(公告)日:2021-05-04

    申请号:CN202110174166.5

    申请日:2021-02-07

    IPC分类号: G01S7/38

    摘要: 本发明公开了一种基带处理模块,第一处理器接收第一雷达照射信号,并将第一雷达照射信号发送至FIFO;第二处理器读取第一雷达照射信号;第一处理器生成第一欺骗位置数据;第二处理器根据第一雷达照射信号和对应于第一雷达照射信号的第一欺骗位置数据生成第一欺骗信号,并将第一欺骗信号发送至第一处理器;第一处理器将第一欺骗信号与第一雷达照射信号进行调制后进行发送。本发明还公开了一种基带处理方法。本发明一种基带处理模块及处理方法,通过设置上述模块,节省了生成最终欺骗信号的时间,降低了欺骗干扰被识破的几率,并且架构简单,有利于机载设备的应用。

    一种弹载、机载、车载数据处理印制板

    公开(公告)号:CN112492748B

    公开(公告)日:2021-04-23

    申请号:CN202110047097.1

    申请日:2021-01-14

    IPC分类号: H05K1/02

    摘要: 本发明公开了一种弹载、机载、车载数据处理印制板,数据处理印制板设置于整机地壳内,包括设置有FPGA的第一PCB板,第一PCB板设置有镂空区,镂空区设置有第二PCB板,第二PCB板与第一PCB板之间填充有隔离带;第二PCB板上设置有ADC芯片、射频连接头座和连接模块;ADC芯片的模拟地通过第一跳线导接至整机地壳;ADC芯片的数字地通过第二跳线与第一PCB板的接地位导接;第二跳线为跨越隔离带并桥接于第二PCB板和第一PCB板的连接模块;FPGA的数字地与第一PCB板的接地位连通,且第一PCB板的接地位导接至整机地壳。本发明的目的在于提供一种弹载、机载、车载数据处理印制板,通过将ADC芯片的模拟地单独导接至整机,有效的降低了底噪毛刺信号。

    双发万兆网中频信号处理机和双路径系统及数据传输方法

    公开(公告)号:CN112468162B

    公开(公告)日:2021-04-23

    申请号:CN202110138794.8

    申请日:2021-02-02

    IPC分类号: H04B1/00

    摘要: 本发明公开了双发万兆网中频信号处理机和双路径系统及数据传输方法,包括:SMA接口、FMC子卡、信号处理模块、主控模块;信号处理模块具有1个高速接插件G1和1个光模块M1及对应的1个万兆网光口W1;主控模块具有1个高速接插件G2和1个光模块M2及对应的万兆网光口W2;高速接插件G1与高速接插件G2进行互传数据连接;信号处理模块:将高速数字信号分别通过万兆网光口W1向外部发送和通过高速接插件G1向主控模块发送;主控模块:用于通过高速接插件G2获得信号处理模块发送的高速数字信号,并将高速数字信号进行存储处理和通过万兆网光口W2向外部发送。一个FPGA对万兆网光口、一个FPGA对主控,支持高速传输;组成了双发链路,实现了冗余设计。

    一种弹载、机载、车载数据处理印制板

    公开(公告)号:CN112492748A

    公开(公告)日:2021-03-12

    申请号:CN202110047097.1

    申请日:2021-01-14

    IPC分类号: H05K1/02

    摘要: 本发明公开了一种弹载、机载、车载数据处理印制板,数据处理印制板设置于整机地壳内,包括设置有FPGA的第一PCB板,第一PCB板设置有镂空区,镂空区设置有第二PCB板,第二PCB板与第一PCB板之间填充有隔离带;第二PCB板上设置有ADC芯片、射频连接头座和连接模块;ADC芯片的模拟地通过第一跳线导接至整机地壳;ADC芯片的数字地通过第二跳线与第一PCB板的接地位导接;第二跳线为跨越隔离带并桥接于第二PCB板和第一PCB板的连接模块;FPGA的数字地与第一PCB板的接地位连通,且第一PCB板的接地位导接至整机地壳。本发明的目的在于提供一种弹载、机载、车载数据处理印制板,通过将ADC芯片的模拟地单独导接至整机,有效的降低了底噪毛刺信号。

    一种L波段机载接收机
    10.
    发明授权

    公开(公告)号:CN113437985B

    公开(公告)日:2022-06-17

    申请号:CN202110718487.7

    申请日:2021-06-28

    摘要: 本发明公开了一种L波段机载接收机,涉及雷达接收机,解决了接收机在L波段下的弊端。本发明包括接入本振输入信号和射频输入信号的接收机,接收机包括接收变频通道和视频处理器;所述接收变频通道接入射频输入信号输出变频后的射频输入信号,变频至中频的射频输入信号经检波得到视频信号,视频处理器接入视频信号AD采样,视频处理器还用于AGC控制和通道频率控制接收变频通道;视频处理器输出数字信号至FPGA处理。本发明采用数字化、模块化设计,更便于监测信号数据通道与自动化处理,便于载入机载雷达的数据诊断与数据分析系统,对各个环节均进行数字化控制和系统监测,方便管理和数据分析,完成与外部中央处理器的信息交互。