-
公开(公告)号:CN103794511B
公开(公告)日:2018-08-03
申请号:CN201310526469.4
申请日:2013-10-30
Applicant: 株式会社半导体能源研究所 , 夏普株式会社
IPC: H01L21/336 , H01L29/786 , H01L21/28 , G02F1/1368
CPC classification number: H01L27/1225 , H01L27/3262
Abstract: 本公开涉及显示装置以及电子设备,本发明的目的之是抑制晶体管的电特性的变动并提高可靠性。本发明的个方式的显示装置包括:像素部104;以及设置在所述像素部的外侧的驱动电路部106,其中所述像素部包括:像素晶体管252;覆盖所述像素晶体管的包括无机材料的第绝缘膜124;设置在所述第绝缘膜上且包括有机材料的第二绝缘膜126;以及设置在所述第二绝缘膜上且包括无机材料的第三绝缘膜130,所述驱动电路部包括:对所述像素晶体管供应信号的驱动晶体管250;覆盖所述驱动晶体管的所述第绝缘膜;以及形成在所述第绝缘膜上的所述第二绝缘膜,并且,所述驱动电路部包括在所述第二绝缘膜上没有形成所述第三绝缘膜的区域或所述第二绝缘膜不被所述第三绝缘膜覆盖的区域。
-
公开(公告)号:CN104103668A
公开(公告)日:2014-10-15
申请号:CN201410144456.5
申请日:2014-04-11
Applicant: 株式会社半导体能源研究所 , 夏普株式会社
IPC: H01L27/32 , H01L29/786 , H01L29/10 , G02F1/133 , G02F1/1362
CPC classification number: H01L27/1225 , H01L23/3121 , H01L23/564 , H01L27/1248 , H01L2924/0002 , H01L2924/0001 , H01L2924/00
Abstract: 本发明的显示装置,包括:像素部(104);以及设置在所述像素部(104)外侧的驱动电路部(106),其中,所述像素部包括像素晶体管、覆盖所述像素晶体管且包含无机材料的第一绝缘层(122)、设置在所述第一绝缘层上且包含有机材料的第二绝缘层(124)、设置在所述第二绝缘层上且包含无机材料的第三绝缘层(128),所述驱动电路部包括对所述像素晶体管供应信号的驱动晶体管、覆盖所述驱动晶体管的所述第一绝缘层,并且,在所述驱动电路部中没有形成所述第二绝缘层。从而在抑制晶体管的电特性变动的同时,提高其可靠性。
-
公开(公告)号:CN103794511A
公开(公告)日:2014-05-14
申请号:CN201310526469.4
申请日:2013-10-30
Applicant: 株式会社半导体能源研究所 , 夏普株式会社
IPC: H01L21/336 , H01L29/786 , H01L21/28 , G02F1/1368
CPC classification number: H01L27/1225 , H01L27/3262 , H01L29/7869
Abstract: 本发明涉及显示装置以及电子设备,本发明的目的之一是抑制晶体管的电特性的变动并提高可靠性。本发明的一个方式的显示装置包括:像素部104;以及设置在所述像素部的外侧的驱动电路部106,其中所述像素部包括:像素晶体管252;覆盖所述像素晶体管的包括无机材料的第一绝缘膜124;设置在所述第一绝缘膜上且包括有机材料的第二绝缘膜126;以及设置在所述第二绝缘膜上且包括无机材料的第三绝缘膜130,所述驱动电路部包括:对所述像素晶体管供应信号的驱动晶体管250;覆盖所述驱动晶体管的所述第一绝缘膜;以及形成在所述第一绝缘膜上的所述第二绝缘膜,并且,所述驱动电路部包括在所述第二绝缘膜上没有形成所述第三绝缘膜的区域或所述第二绝缘膜不被所述第三绝缘膜覆盖的区域。
-
公开(公告)号:CN104103668B
公开(公告)日:2018-10-19
申请号:CN201410144456.5
申请日:2014-04-11
Applicant: 株式会社半导体能源研究所 , 夏普株式会社
IPC: H01L27/32 , H01L29/786 , H01L29/10 , G02F1/133 , G02F1/1362
Abstract: 本发明的显示装置,包括:像素部(104);以及设置在所述像素部(104)外侧的驱动电路部(106),其中,所述像素部包括像素晶体管、覆盖所述像素晶体管且包含无机材料的第一绝缘层(122)、设置在所述第一绝缘层上且包含有机材料的第二绝缘层(124)、设置在所述第二绝缘层上且包含无机材料的第三绝缘层(128),所述驱动电路部包括对所述像素晶体管供应信号的驱动晶体管、覆盖所述驱动晶体管的所述第一绝缘层,并且,在所述驱动电路部中没有形成所述第二绝缘层。从而在抑制晶体管的电特性变动的同时,提高其可靠性。
-
公开(公告)号:CN107431275B
公开(公告)日:2018-11-09
申请号:CN201680012919.X
申请日:2016-10-14
Applicant: 夏普株式会社
Abstract: 扫描天线(1000)排列有天线单位(U),具有:TFT基板,其具有第1电介质基板(1)、TFT、栅极总线、源极总线和贴片电极(15);缝隙基板(201),其具有第2电介质基板(51)和形成于第2电介质基板的第1主面上的缝隙电极(55);液晶层(LC),其设置于TFT基板与缝隙基板之间;以及反射导电板(65),其以隔着电介质层(54)与第2电介质基板(51)的与第1主面相反的一侧的第2主面相对的方式配置。TFT基板(TFT基板部分(101Cb))在密封部(73)的外侧具有端子区域(TR),栅极总线或者源极总线与形成于端子区域的栅极端子部或者源极端子部的连接是经由设置于密封部(73)与TFT基板之间的透明导电层(14b)进行的。
-
公开(公告)号:CN108174620A
公开(公告)日:2018-06-15
申请号:CN201680060325.6
申请日:2016-10-07
Applicant: 夏普株式会社
Abstract: 扫描天线具有:TFT基板(104),其具有第一电介质基板(51)、多个TFT、多根栅极总线、多根源极总线、及多个贴片电极;插槽基板(204),其具有第二电介质基板(1)、及形成于第二电介质基板的第一主表面上的插槽电极(55);液晶层,其设置于TFT基板与插槽基板之间;以及反射导电板,以隔着电介质层而与第二电介质基板(1)的与第一主面为相反侧的第二主面相对的方式配置,插槽电极(55)具有对应于多个贴片电极而配置的多个插槽(57)和将插槽电极(55)分割成两个以上的部分(55S)的凹槽(84),TFT基板(104)具有与凹槽(84)相对配置的相对金属部(91),从第一电介质基板的法线方向观察时,凹槽(84)由遍及其宽度方向的相对金属部(91)覆盖。
-
公开(公告)号:CN107431275A
公开(公告)日:2017-12-01
申请号:CN201680012919.X
申请日:2016-10-14
Applicant: 夏普株式会社
CPC classification number: H01Q3/44 , H01L23/66 , H01L27/1218 , H01L27/124 , H01L27/1262 , H01L29/66765 , H01L29/66969 , H01L29/78669 , H01L29/78678 , H01L29/7869 , H01L2223/6677 , H01Q3/34 , H01Q13/10 , H01Q21/0012 , H01Q21/064 , H01Q21/20 , H01Q21/24
Abstract: 扫描天线(1000)排列有天线单位(U),具有:TFT基板,其具有第1电介质基板(1)、TFT、栅极总线、源极总线和贴片电极(15);缝隙基板(201),其具有第2电介质基板(51)和形成于第2电介质基板的第1主面上的缝隙电极(55);液晶层(LC),其设置于TFT基板与缝隙基板之间;以及反射导电板(65),其以隔着电介质层(54)与第2电介质基板(51)的与第1主面相反的一侧的第2主面相对的方式配置。TFT基板(TFT基板部分(101Cb))在密封部(73)的外侧具有端子区域(TR),栅极总线或者源极总线与形成于端子区域的栅极端子部或者源极端子部的连接是经由设置于密封部(73)与TFT基板之间的透明导电层(14b)进行的。
-
公开(公告)号:CN107210534A
公开(公告)日:2017-09-26
申请号:CN201680006409.1
申请日:2016-10-06
Applicant: 夏普株式会社
IPC: H01Q13/22 , H01L29/786 , H01P1/18 , H01Q3/34 , H01Q3/44
CPC classification number: H01L29/786 , H01P1/18 , H01Q3/34 , H01Q3/44 , H01Q13/22
Abstract: TFT基板(101)具有排列在电介质基板(1)上的多个天线单位区域(U),包含发送接收区域和非发送接收区域,发送接收区域包含多个天线单位区域,非发送接收区域位于发送接收区域以外的区域,多个天线单位区域(U)各自具备:薄膜晶体管(10);第1绝缘层(11),其覆盖薄膜晶体管,且具有将薄膜晶体管(10)的漏极电极(7D)露出的第1开口部(CH1);以及贴片电极(15),其形成在第1绝缘层(11)上和第1开口部(CH1)内,电连接到薄膜晶体管的漏极电极(7D),贴片电极(15)包含金属层,金属层的厚度大于薄膜晶体管的源极电极(7S)和漏极电极(7D)的厚度。
-
公开(公告)号:CN103918024B
公开(公告)日:2016-08-17
申请号:CN201280048649.X
申请日:2012-07-25
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G02F1/136213 , G09G3/3614 , G09G3/3655 , G09G2300/0876 , G09G2330/023 , G11C19/28
Abstract: 提供减少功耗的CS驱动方式的液晶显示装置。CS驱动器(500)包括CS移位寄存器(510)和CS输出部(520)。CS移位寄存器(510)基于CS时钟信号CCK输出控制信号(COUT(1)~COUT(m))。CS输出部(520)基于控制信号(COUT(1)~COUT(m))分别输出辅助电容信号(CSS(1)~CSS(m))。在扫描期间(T1)之后设有中止期间(T2)。在中止期间(T2),基于中止期间CS频率(fcck2)的CS时钟信号(CCK)而驱动CS驱动器(500)。中止期间CS频率(fcck2)比扫描期间CS频率(fcck1)低。
-
公开(公告)号:CN103843055A
公开(公告)日:2014-06-04
申请号:CN201280048614.6
申请日:2012-07-25
Applicant: 夏普株式会社
CPC classification number: G09G3/3674 , G09G3/3648 , G09G2310/0286
Abstract: 提供一种显示装置,其抑制显示质量的降低和扫描信号线驱动电路内的开关元件的可靠性降低,并且减少了功耗。移位寄存器(410)包括多个双稳态电路。对第奇数级的双稳态电路中的薄膜晶体管(M1)的漏极端子和薄膜晶体管(M2)的栅极端子分别提供第1栅极时钟信号(GCK1)和第2栅极时钟信号(GCK2)。对第偶数级的双稳态电路中的薄膜晶体管(M1)的漏极端子和薄膜晶体管(M2)的栅极端子分别提供第2栅极时钟信号(GCK2)和第1栅极时钟信号(GCK1)。这些第1栅极时钟信号(GCK1)和第2栅极时钟信号(GCK2)的中止期间频率(fck2)比扫描期间频率(fck1)低。
-
-
-
-
-
-
-
-
-