-
公开(公告)号:CN104241273B
公开(公告)日:2017-10-17
申请号:CN201410276686.7
申请日:2014-06-19
Applicant: 阿尔特拉公司
IPC: H01L23/522 , H01L23/64 , H01L21/768
CPC classification number: H01L23/5223 , H01L21/7687 , H01L23/49816 , H01L23/49827 , H01L23/642 , H01L24/05 , H01L24/13 , H01L24/14 , H01L24/16 , H01L25/0655 , H01L25/0657 , H01L28/40 , H01L2224/0401 , H01L2224/05554 , H01L2224/0557 , H01L2224/13025 , H01L2224/131 , H01L2224/14181 , H01L2224/16145 , H01L2224/16146 , H01L2224/16225 , H01L2224/16227 , H01L2225/06513 , H01L2225/06541 , H01L2225/06565 , H01L2225/06568 , H01L2924/00014 , H01L2924/14 , H01L2924/1431 , H01L2924/1433 , H01L2924/1434 , H01L2924/15192 , H01L2924/15311 , H01L2924/19041 , H01L2924/19043 , H01L2924/19104 , H01L2924/014 , H01L2224/05552
Abstract: 本发明的各实施例涉及具有裸片上去耦合电容器的集成电路。一种集成电路,包括去耦合电容器和内部电路。去耦合电容器耦合到集成电路的第一外部端子。集成电路中的内部电路耦合到集成电路的第二外部端子。去耦合电容器被耦合以通过第一外部端子和第二外部端子并且通过外部导体向内部电路提供供应电压电流。外部导体在集成电路外。
-
公开(公告)号:CN103039004B
公开(公告)日:2016-12-21
申请号:CN201180025141.3
申请日:2011-05-17
Applicant: 阿尔特拉公司
IPC: H03K19/0175 , H04L25/02 , H03L7/08
CPC classification number: H03L7/0805 , H03K19/1774 , H03K19/17744 , H03L7/0891 , H03L7/095
Abstract: 一种集成电路,包括物理介质接入或附件(“PMA”)电路系统,其包括两个不同种类型的用于串行数据5信号的收发机信道。一种收发机信道适配成收发相对低速的串行数据信号。另一种收发机信道适配成收发相对高速的串行数据信号。高速信道备选地10可用为锁相环(“PLL”)电路系统,用于提供时钟信号由其它高和/或低速信道使用。低速信道备选地可以从单独的低速PLL电路获取时钟信号。
-
公开(公告)号:CN102870094B
公开(公告)日:2016-07-06
申请号:CN201180020060.4
申请日:2011-04-19
Applicant: 阿尔特拉公司
CPC classification number: G06F17/5009 , G06F17/5036 , G06F2217/10
Abstract: 提供了一种用于仿真高速通信链路系统的链路仿真工具。通信链路可以包括链路子系统例如传输(TX)电路、接收(TX)电路、提供参考时钟信号到TX和RX电路的振荡器电路、以及将该TX和RX电路链接的信道。该链路仿真工具使用行为模型可以将该子系统的每个建模。该行为模型可以包括特征函数例如传递函数、概率密度函数和眼特征。该链路仿真工具可以具有链路分析引擎,该链路分析引擎能够执行二维(二变量)卷积运算,并在由行为模型提供的特征函数上应用双域(频率-时间)变换,以便仿真在该链路系统的性能。该链路仿真工具可以具有允许用户指定所希望的链路参数的输入屏幕和显示仿真结果的数据显示屏幕。
-
公开(公告)号:CN104241273A
公开(公告)日:2014-12-24
申请号:CN201410276686.7
申请日:2014-06-19
Applicant: 阿尔特拉公司
CPC classification number: H01L23/5223 , H01L21/7687 , H01L23/49816 , H01L23/49827 , H01L23/642 , H01L24/05 , H01L24/13 , H01L24/14 , H01L24/16 , H01L25/0655 , H01L25/0657 , H01L28/40 , H01L2224/0401 , H01L2224/05554 , H01L2224/0557 , H01L2224/13025 , H01L2224/131 , H01L2224/14181 , H01L2224/16145 , H01L2224/16146 , H01L2224/16225 , H01L2224/16227 , H01L2225/06513 , H01L2225/06541 , H01L2225/06565 , H01L2225/06568 , H01L2924/00014 , H01L2924/14 , H01L2924/1431 , H01L2924/1433 , H01L2924/1434 , H01L2924/15192 , H01L2924/15311 , H01L2924/19041 , H01L2924/19043 , H01L2924/19104 , H01L2924/014 , H01L2224/05552
Abstract: 本发明的各实施例涉及具有裸片上去耦合电容器的集成电路。一种集成电路,包括去耦合电容器和内部电路。去耦合电容器耦合到集成电路的第一外部端子。集成电路中的内部电路耦合到集成电路的第二外部端子。去耦合电容器被耦合以通过第一外部端子和第二外部端子并且通过外部导体向内部电路提供供应电压电流。外部导体在集成电路外。
-
公开(公告)号:CN102823138A
公开(公告)日:2012-12-12
申请号:CN201180016128.1
申请日:2011-03-15
Applicant: 阿尔特拉公司
CPC classification number: H03B5/1212 , H01F2021/125 , H01F2027/2809 , H01L2924/0002 , H03B5/1243 , H03B5/1268 , H01L2924/00
Abstract: 本发明提供具有锁相环的集成电路。锁相环可以包括振荡器、相位频率检测器、电荷泵、环路滤波器、压控振荡器以及可编程除法器。压控振荡器可以包括多个电感器、振荡器电路和缓冲器电路。多个电感器中所选择的一个可以被有效地耦合到振荡器电路。压控振荡器可以具有多个振荡器电路。每个振荡器电路可以被耦合到对应的电感器,可以包括变容二极管,并可以由对应的电压调节器供电。每个振荡器电路可以通过关联的耦合电容器被耦合到缓冲器电路中的对应输入晶体管对。通过向振荡器电路中所选择的一个供应高电压,并通过向剩余振荡器电路供应接地电压,振荡器电路中所选择的一个可以在正常操作期间被接通。
-
公开(公告)号:CN101282116A
公开(公告)日:2008-10-08
申请号:CN200810086983.X
申请日:2008-04-03
Applicant: 阿尔特拉公司
CPC classification number: H03D13/004
Abstract: 相位频率检测器比较基准时钟信号和反馈时钟信号从而在一个或多个输出信号中生成脉冲。所述一个或更多个输出信号具有最小脉冲宽度。所述相位频率检测器具有温度感测电路。所述相位频率检测器用所述温度感测电路调整所述一个或更多个输出信号的最小脉冲宽度,从而补偿所述相位频率检测器的温度变化。
-
公开(公告)号:CN101267204A
公开(公告)日:2008-09-17
申请号:CN200810085449.7
申请日:2008-03-17
Applicant: 阿尔特拉公司
IPC: H03K19/173 , H03K19/177 , H03K19/0175 , H04L7/00
CPC classification number: G06F13/385 , H03K19/177 , H03K19/17744 , H04L5/1446
Abstract: 可编程逻辑器件中用于高速串行接口的自动速率协商逻辑确定单位转换(即从“0”到“1”到“0”或从“1”到“0”到“1”的数据转换)的多次出现是否发生在高速串行接口的数据信道上的预定时间间隔内。所述间隔优选被选成使得单位转换的多次出现意味着所述数据信道运行在全速率模式下。所述速率协商逻辑可能与接口中的时钟数据恢复电路共享相位检测器。所述相位检测器可能是具体适于检测单位转换的开关式相位检测器。
-
公开(公告)号:CN103825604B
公开(公告)日:2018-04-20
申请号:CN201310566290.1
申请日:2013-11-14
Applicant: 阿尔特拉公司
IPC: H03K19/177
CPC classification number: H04L25/0274 , H04L25/03885 , H04L25/14
Abstract: 本发明公开了一种用于自适应接收器延迟均衡化的设备和方法。一个实施例涉及一种用于自适应接收器延迟均衡化的方法。第一可变延迟滤波器和第二可变延迟滤波器分别生成经过滤的正极性信号和负极性信号。确定经过滤的正极性信号和负极性信号之间的延迟差值,并且基于延迟差值生成歪斜指示信号。基于歪斜指示信号生成延迟控制信号,并且发送延迟控制信号至第一可变延迟滤波器和第二可变延迟滤波器中的至少一个可变延迟滤波器。也公开了其它实施例和特征。
-
公开(公告)号:CN102057635B
公开(公告)日:2013-11-06
申请号:CN200980121504.6
申请日:2009-04-07
Applicant: 阿尔特拉公司
IPC: H04L12/70
CPC classification number: H04L49/30 , H04L49/352
Abstract: 一种集成电路(例如可编程集成电路,如可编程微控制器、可编程逻辑器件等)包括可编程电路和10千兆位以太网(10GbE)收发器电路。该可编程电路和收发器电路可被配置为实现10GbE网络互联规范的物理(PHY)层。然后这一集成电路可以被耦连到光学收发器模块,以便发送和接收10GbE光信号。该收发器电路和连接该收发器电路与该可编程电路的接口电路可以是硬连线的或部分硬连线的。
-
公开(公告)号:CN103259512A
公开(公告)日:2013-08-21
申请号:CN201310045106.9
申请日:2013-01-30
Applicant: 阿尔特拉公司
IPC: H03K5/24
CPC classification number: H04L25/4917 , H03D1/00 , H04L25/066 , H04L27/06
Abstract: 一个实施方式涉及一种用于在每个符号周期至少包括三个幅度电平的多电平幅度信号传输的接收器电路。该接收器电路包括峰值检测器、参考电压生成器和比较器电路。该峰值检测器被布置为检测该多电平幅度信号的峰值电压,并且该参考电压生成器使用该峰值电压来生成多个参考电压。该比较器电路使用该多个参考电压来检测该多电平幅度信号的幅度电平。还公开了其他实施方式和特征。
-
-
-
-
-
-
-
-
-