-
公开(公告)号:CN104641562B
公开(公告)日:2017-06-13
申请号:CN201380048072.7
申请日:2013-06-10
申请人: 夏普株式会社
CPC分类号: G01S7/4861 , G01J1/44 , G01J1/46 , G01S17/10 , H03M1/0607 , H03M1/12 , H03M1/181 , H03M1/368 , H03M1/52
摘要: 模拟‑数字转换电路(ADC1)包括:电容(C1);充放电控制部(6),该充放电控制部(6)将与第一期间的输入电流相当的电荷充电至电容(C1),并使与第二期间的输入电流相当的电荷从电容(C1)放电;和数字转换部(5),该数字转换部(5)将电容(C1)的电荷量转换为数字信号。
-
公开(公告)号:CN1943117B
公开(公告)日:2010-11-03
申请号:CN200580011576.7
申请日:2005-02-04
申请人: 英飞凌科技股份公司
IPC分类号: H03M3/04
摘要: 本发明涉及一种节能多比特δ-∑转换器(1),包含:一个用于模拟输入信号(ZA)的输入(2)和一个用于数字输出信号(ZD)的输出(3);一个具有N比特宽并用来将数字输出信号(ZD)转换为模拟反馈信号(Z3)的数字-模拟转换器(4);一个用来形成输入信号(ZA)和反馈信号(Z3)之间差别的求和装置(5);一个用来对差分信号(Z1)进行滤波的滤波器(6);一个用来对已滤波差分信号(Z2)进行数字转换,形成具有N比特宽的数字输出信号(ZD)的计时数字转换装置(7)。所述数字转换装置(7)具有若干比较器(21、22、23),比较器将已滤波信号(Z2)与每个比较器(21、22、23)所属的相应的参考电位(U0、...U6)进行比较,每个比较器向解码器输出一个比较结果(V1、V2、V3),解码器由比较结果(V1、V2、V3)产生数字输出信号(ZD),并且根据以前的比较结果对参考电位(U0、...U6)进行更新。
-
公开(公告)号:CN106067821A
公开(公告)日:2016-11-02
申请号:CN201610572272.8
申请日:2016-07-20
申请人: 成都博思微科技有限公司
IPC分类号: H03M1/18
CPC分类号: H03M1/181
摘要: 本发明公开了一种高速缓冲器的保护电路及其实现方法,电路包括工作点建立检测电路、工作点保护电路、多电源上电检测电路、钳位电路、第一主电流通路开关、第二主电流通路开关,工作点建立检测电路,用于检测正常的工作点是否建立;工作点保护电路,用于在正常工作点建立之前,使MOSFET不会超出耐压范围;多电源上电检测电路,用于检测关联的多电源是否全部正常上电;多电源上电检测电路,用于检测多电源是否均完成上电。可以保证高速缓冲器在工作点建立完成之前以及多电源上电完成之前,其源随MOSFET管的各端口耐压不会超过耐压范围。
-
公开(公告)号:CN104584438B
公开(公告)日:2018-06-05
申请号:CN201380044972.4
申请日:2013-08-30
申请人: 德克萨斯仪器股份有限公司
IPC分类号: H03M1/12
摘要: 本申请提供一种装置。比较电路(204)被配置为接收模拟信号(AIN)。基准电路(205)被耦合到比较电路并且被配置为将多个基准信号提供给比较电路。转换电路(212)被耦合到比较电路并且被配置为检测比较电路的输出的变化。时间数字转换器(TDC)(210)被耦合到比较电路。定时器(208)被耦合到比较电路。速率控制电路(218)被耦合到转换电路。输出电路(216)被耦合到速率控制电路和TDC,其中输出电路被配置为输出模拟信号的同步数字表现形式和模拟信号的异步数字表现形式中的至少一个。
-
公开(公告)号:CN107276699A
公开(公告)日:2017-10-20
申请号:CN201710204592.2
申请日:2017-03-30
申请人: 恩智浦有限公司
发明人: 丁敬峰 , 赫尔穆特·克兰纳本特 , 斯蒂芬·孟德尔 , 赫尔诺特·许贝尔 , 约瑟夫·齐珀
IPC分类号: H04B17/318 , H03M1/12
CPC分类号: H04B17/318 , H03M1/181 , H04W52/245 , H04W52/52 , H03M1/12
摘要: 公开用于产生对应于射频(RF)信号的接收信号强度指示器(RSSI)值的方法和系统的实施例。在实施例中,一种用于产生对应于RF信号的RSSI值的方法涉及:响应于将自动增益控制(AGC)操作应用于所述RF信号而获得衰减系数代码;响应于将模/数转换器(ADC)操作应用于由所述AGC操作产生的信号而获得ADC代码,以及组合所述衰减系数代码与所述ADC代码以产生RSSI值。还描述了其它实施例。
-
公开(公告)号:CN102739255B
公开(公告)日:2016-08-31
申请号:CN201210063651.6
申请日:2012-03-12
申请人: 罗斯蒙特公司
发明人: 杰森·H·鲁德 , 安德鲁·J·布隆科兹卡
IPC分类号: H03M1/12
CPC分类号: H03M1/20 , H03M1/1235 , H03M1/181
摘要: 一种过程变量变送器,用于测量过程变量,以及在测量过程变量时,基于模拟输入信号的测量值来动态改变A/D转换器的分辨率。可以通过以下方式来完成上述操作:基于测量的模拟信号的值来自动调整可配置分辨率增益调整,通过对测量的输入信号进行规范化,使得其中心位于A/D转换器的最优分辨率窗口,或通过调整提供给A/D转换器的电压基准。
-
公开(公告)号:CN104641562A
公开(公告)日:2015-05-20
申请号:CN201380048072.7
申请日:2013-06-10
申请人: 夏普株式会社
CPC分类号: G01S7/4861 , G01J1/44 , G01J1/46 , G01S17/10 , H03M1/0607 , H03M1/12 , H03M1/181 , H03M1/368 , H03M1/52
摘要: 模拟-数字转换电路(ADC1)包括:电容(C1);充放电控制部(6),该充放电控制部(6)将与第一期间的输入电流相当的电荷充电至电容(C1),并使与第二期间的输入电流相当的电荷从电容(C1)放电;和数字转换部(5),该数字转换部(5)将电容(C1)的电荷量转换为数字信号。
-
公开(公告)号:CN1943117A
公开(公告)日:2007-04-04
申请号:CN200580011576.7
申请日:2005-02-04
申请人: 英飞凌科技股份公司
IPC分类号: H03M3/04
摘要: 本发明涉及一种节能多比特δ-∑转换器(1),包含:一个用于模拟输入信号(ZA)的输入(2)和一个用于数字输出信号(ZD)的输出(3);一个具有N比特宽并用来将数字输出信号(ZD)转换为模拟反馈信号(Z3)的数字-模拟转换器(4);一个用来形成输入信号(ZA)和反馈信号(Z3)之间差别的求和装置(5);一个用来对差分信号(Z1)进行滤波的滤波器(6);一个用来对已滤波差分信号(Z2)进行数字转换,形成具有N比特宽的数字输出信号(ZD)的计时数字转换装置(7)。所述数字转换装置(7)具有若干比较器(21、22、23),比较器将已滤波信号(Z2)与每个比较器(21、22、23)所属的相应的参考电位(U0、...U6)进行比较,每个比较器向解码器输出一个比较结果(V1、V2、V3),解码器由比较结果(V1、V2、V3)产生数字输出信号(ZD),并且根据以前的比较结果对参考电位(U0、...U6)进行更新。
-
公开(公告)号:CN106464263A
公开(公告)日:2017-02-22
申请号:CN201580020058.5
申请日:2015-04-06
申请人: 塞瑞斯逻辑公司
IPC分类号: H03M1/34
CPC分类号: H03M1/002 , H03M1/0809 , H03M1/181 , H03M1/36
摘要: 一种用于模拟-数字转换器(ADC)的比较器跟踪方案可以通过随时间改变被供电以将模拟输入信号转换成数字输出信号的比较器的数量来实施动态窗口尺寸。比较器跟踪方案例如可以被实施在耦合到ADC中的多个比较器的控制器中。例如,控制器可以确定针对ADC的窗口尺寸,并且确定针对ADC的窗口位置。控制器然后可以激活在以所述窗口位置为中心并且具有所述窗口尺寸的宽度的窗口内的ADC的比较器。控制器可以通过分析滤波器的输出来确定窗口尺寸。当滤波器输出指示快速变化的模拟输入信号时,控制器可以动态地增加ADC的窗口尺寸,这可以增加通电的比较器的数量。
-
公开(公告)号:CN104584438A
公开(公告)日:2015-04-29
申请号:CN201380044972.4
申请日:2013-08-30
申请人: 德克萨斯仪器股份有限公司
IPC分类号: H03M1/12
摘要: 本申请提供一种装置。比较电路(204)被配置为接收模拟信号(AIN)。基准电路(205)被耦合到比较电路并且被配置为将多个基准信号提供给比较电路。转换电路(212)被耦合到比较电路并且被配置为检测比较电路的输出的变化。时间数字转换器(TDC)(210)被耦合到比较电路。定时器(208)被耦合到比较电路。速率控制电路(218)被耦合到转换电路。输出电路(216)被耦合到速率控制电路和TDC,其中输出电路被配置为输出模拟信号的同步数字表现形式和模拟信号的异步数字表现形式中的至少一个。
-
-
-
-
-
-
-
-
-