-
公开(公告)号:CN104584440A
公开(公告)日:2015-04-29
申请号:CN201380044943.8
申请日:2013-08-27
Applicant: 三菱电机株式会社
CPC classification number: H04L7/0016 , H03M13/1105 , H03M13/1515 , H03M13/152 , H03M13/45 , H03M13/63 , H04B1/76 , H04L1/005 , H04L1/0057 , H04L7/0079 , H04L7/033
Abstract: 本发明提供接收机、发送机以及通信方法,即使在产生相位滑移时也发挥接近于同步检波的性能。具备发送在纠错编码后实施了调制的发送信号的发送机(10)、和接收机(20),该接收机(20)包含接收发送信号并取得同步而进行解调的相位补偿部(21、22)以及对解调后的接收数据进行解码处理的纠错解码部(23~25),发送机将由多个导频序列构成的信号作为发送信号的一部分进行发送,接收机具有相位滑移估计处理功能:利用多个导频序列通过相位补偿部估计相位滑移,通过纠错解码部估计相位差成分,由此校正接收数据的相位。
-
公开(公告)号:CN101888251B
公开(公告)日:2014-12-10
申请号:CN201010178725.1
申请日:2010-05-12
Applicant: 三菱电机株式会社
IPC: H03M13/29
CPC classification number: H03M13/29
Abstract: 本发明涉及例如数字传送系统等中的纠错编码方法、纠错译码方法、纠错编码装置以及纠错译码装置,以实现抑制了电路规模的纠错编码方法、纠错译码方法、纠错编码装置以及纠错译码装置为目的。本发明的纠错编码方法包括:进行外码的编码处理的外编码步骤;以及进行具有根据上述外码的纠错能力被调整的纠错能力的内码的编码处理的内编码步骤。
-
公开(公告)号:CN101931418B
公开(公告)日:2014-03-26
申请号:CN201010208249.3
申请日:2010-06-18
Applicant: 三菱电机株式会社
IPC: H03M13/11
CPC classification number: H03M13/112 , H03M13/1122 , H03M13/114 , H03M13/6583
Abstract: 提供一种能够以比Offset BP-based解码方法更高的精确度近似Sum-Product解码方法中的行运算、并且能够提高纠错码的解码性能的解码方法以及解码装置。在行运算中,将从列LLR的绝对值的最小值减去与该列LLR的绝对值的最小值的大小相应的偏移值而得到的值设为与该列LLR的列对应的行LLR。
-
公开(公告)号:CN102612806A
公开(公告)日:2012-07-25
申请号:CN201080051934.8
申请日:2010-11-11
Applicant: 三菱电机株式会社
IPC: H03M13/19
CPC classification number: H03M13/1102 , H03M13/1174 , H03M13/1182 , H03M13/35 , H03M13/6516
Abstract: 提供一种通过与可变编码率对应的高效的编码方法或者部件来实现在使码长固定的状态下能够改变编码率的LDPC码生成方法从而不用改变码长就能够调整LDPC码的编码率的纠错方法和装置以及使用了它们的通信系统。本发明的纠错方法具备:行分割工序(S3),根据1个奇偶校验矩阵,将一部分或者所有行的每个行分割为2个以上的行;以及码构成工序,构成任意的编码率的多个LDPC码。
-
公开(公告)号:CN101248583A
公开(公告)日:2008-08-20
申请号:CN200680030675.4
申请日:2006-07-12
Applicant: 三菱电机株式会社
CPC classification number: H03M13/1122 , H03M13/1117 , H03M13/112 , H03M13/6561 , H03M13/658 , H03M13/6583
Abstract: 本发明的通信装置是把被LDPC编码过的码字进行解码的接收一侧的通信装置,具备保持解码的中间结果的中间结果保持部(21);对于检验矩阵中的各列以及各行以规定的次数反复执行运算列处理用LLR的行处理的行处理部(22);对于检验矩阵的各列以及各行运算行处理用LLR,进而,以规定的次数反复执行把行权重大小的行处理用LLR的绝对值的最小k值保持在中间结果保持部(21)中的列处理的列处理部(23),行处理部(22)和列处理部(23)以列为单位交互地进行处理,在列处理部(23)循环地更新各行的最小k个值的同时,行处理部(22)使用近似的最小值进行运算。
-
公开(公告)号:CN118369544A
公开(公告)日:2024-07-19
申请号:CN202180104798.2
申请日:2021-12-13
Applicant: 三菱电机株式会社
IPC: F24F11/64
Abstract: 设备控制装置(3)构成为具有:观测值取得部(11),其从观测设置有控制对象设备的环境的传感器(2‑n)(n=1,…,N)取得环境的观测值;观测预测值取得部(12),其将由观测值取得部(11)取得的观测值提供给第1学习模型(12a),从第1学习模型(12a)取得传感器(2‑n)的将来的观测值即观测预测值;以及不可观测值取得部(13),其将由观测值取得部(11)取得的观测值提供给第2学习模型(13a),从第2学习模型(13a)取得无法通过传感器(2‑n)直接观测的值即不可观测值。此外,设备控制装置(3)具有控制值计算部(14),该控制值计算部(14)使用由观测值取得部(11)取得的观测值、由观测预测值取得部(12)取得的观测预测值和由不可观测值取得部(13)取得的不可观测值,计算控制对象设备的控制值。
-
公开(公告)号:CN106031115A
公开(公告)日:2016-10-12
申请号:CN201580010796.1
申请日:2015-02-16
Applicant: 三菱电机株式会社
IPC: H04L27/38
CPC classification number: H04L27/3483 , H04L25/067 , H04L27/2331 , H04L27/3444 , H04L27/38
Abstract: 本发明提供抑制电路规模并且抑制似然度的精度劣化的似然度生成装置等。求出16QAM信号的似然度的似然度生成装置具有:第1似然度生成部,其根据将所述16QAM信号的16QAM信号点映射至星座图上时I轴成分和Q轴成分各自与似然度之间的关系,生成各个所述信号点的2比特的似然度;以及第2似然度生成部,其将所述16QAM信号的16QAM信号点的I轴成分和Q轴成分作为自变量,按照该信号点在用各比特可取的值对星座图进行区域划分而得到的查找表中的位置,生成该信号点的所述2比特以外的2比特的似然度。
-
公开(公告)号:CN104981979A
公开(公告)日:2015-10-14
申请号:CN201380072589.X
申请日:2013-02-08
Applicant: 三菱电机株式会社
IPC: H03M13/19
CPC classification number: H03M13/1102 , H03M13/005 , H03M13/036 , H03M13/1154 , H03M13/116 , H03M13/1185 , H03M13/616 , H03M13/6362 , H04L1/0041 , H04L1/0045
Abstract: 本发明以空间耦合LDPC码为基础,获得具有高纠错性能的LDPC码的检查矩阵的数据结构和实现高纠错性能的纠错码的编码率变更装置以及变更方法。纠错码的检查矩阵的数据结构是纠错码的检查矩阵的数据结构,纠错码是LDPC码,检查矩阵具有针对由检查矩阵的一部分列构成的部分矩阵对行进行排序后的矩阵构造。另外,在纠错码的编码率变更装置以及方法中,根据打孔位置确定信号而确定的打孔位置是使得在检查矩阵的由于打孔而受直接影响的区域中包含2个以上的1的列的数量最少的打孔位置。
-
公开(公告)号:CN1379549A
公开(公告)日:2002-11-13
申请号:CN02106019.3
申请日:2002-04-03
Applicant: 三菱电机株式会社
CPC classification number: H03M13/2987 , H03M13/2957 , H03M13/2963 , H03M13/2972 , H03M13/2981 , H03M13/3776
Abstract: 提供不必发送尾部比特的纠错编码方法、解码方法及其装置。它包括:将发送信息位序列分割成多个帧,在第一帧的特播编码之前初始化各个递归结构卷积编码器的寄存器,在第一帧的特播编码之后、第二帧以后的特播编码之前,不初始化各个递归结构卷积编码器的寄存器而连续进行特播编码的特播编码步骤(ST41~ST45);以及只在最终帧的特播编码后算出用以初始化各个递归结构卷积编码器的寄存器的尾部比特的发送结束处理步骤(ST46→ST44~ST47)。
-
公开(公告)号:CN1341294A
公开(公告)日:2002-03-20
申请号:CN00804107.5
申请日:2000-12-13
Applicant: 三菱电机株式会社
CPC classification number: H03M13/258 , H03M13/1515 , H03M13/2966 , H03M13/2975
Abstract: 具备有turbo编码器(1)、turbo译码器以及第三判定器(2)。Turbo编码器(1)通过对发送数据的较低2位执行turbo编码,可输出2比特的信息位、具有对各个信息位的纠错能力一致的2比特的冗余位。Turbo译码器(第一译码器(11)、第二译码器(15)等),对有特性恶化可能性的接收信号的低2位执行软判定处理,并且,通过利用里德-索罗门编码执行纠错,而估测出前述低2位的信息位。第三判定器(22),对接收信号中的其它位进行硬判定处理,并估测出其它较高位。
-
-
-
-
-
-
-
-
-