近緩衝區自由佈局之方法及半導體裝置的佈局安排
    15.
    发明专利
    近緩衝區自由佈局之方法及半導體裝置的佈局安排 审中-公开
    近缓冲区自由布局之方法及半导体设备的布局安排

    公开(公告)号:TW201417214A

    公开(公告)日:2014-05-01

    申请号:TW102136461

    申请日:2013-10-09

    Abstract: 本發明揭露一佈局安排及方法,以將與介在一半導體裝置陣列及基底部份間之一轉移區相關之面積成本最小化。一近緩衝區自由佈局方法被提出,其中一具有第一圖樣密度值之一正方形單位單元陣列被具有一第二圖樣密度值之基底部份所圍繞。介在上述第一圖樣密度值及上述第二圖樣密度值之間的差值造成在上述陣列邊緣之一密度梯度。在陣列邊緣上並受到由密度梯度造成之一形狀容忍力影響的單位單元被決定並重新配置由一正方形形狀長寬比至單位單元之軸沿著平行該形狀容忍力之方向的一矩形形狀長寬比,以減少該形狀容忍力所引起之變化。

    Abstract in simplified Chinese: 本发明揭露一布局安排及方法,以将与介在一半导体设备数组及基底部份间之一转移区相关之面积成本最小化。一近缓冲区自由布局方法被提出,其中一具有第一图样密度值之一正方形单位单元数组被具有一第二图样密度值之基底部份所围绕。介在上述第一图样密度值及上述第二图样密度值之间的差值造成在上述数组边缘之一密度梯度。在数组边缘上并受到由密度梯度造成之一形状容忍力影响的单位单元被决定并重新配置由一正方形形状长宽比至单位单元之轴沿着平行该形状容忍力之方向的一矩形形状长宽比,以减少该形状容忍力所引起之变化。

    高速位準位移器
    17.
    发明专利
    高速位準位移器 审中-公开
    高速位准位移器

    公开(公告)号:TW201834398A

    公开(公告)日:2018-09-16

    申请号:TW106140369

    申请日:2017-11-21

    Abstract: 本發明實施例揭示一種位準位移器電路,其包含:鎖存器模組,其具有第一複數個PMOS電晶體及第二複數個NMOS電晶體;MOS模組,其具有可操作地連接至該鎖存器模組之第三複數個MOS電晶體;第四複數個電晶體,其可操作地連接於該MOS模組與接地之間;及第五複數個電容器,其可操作地連接於該鎖存器模組與該第四複數個電晶體之閘極之間。

    Abstract in simplified Chinese: 本发明实施例揭示一种位准位移器电路,其包含:锁存器模块,其具有第一复数个PMOS晶体管及第二复数个NMOS晶体管;MOS模块,其具有可操作地连接至该锁存器模块之第三复数个MOS晶体管;第四复数个晶体管,其可操作地连接于该MOS模块与接地之间;及第五复数个电容器,其可操作地连接于该锁存器模块与该第四复数个晶体管之闸极之间。

    決策回授等化器及用以更新其閥係數之方法 DECISION FEEDBACK EQUALIZERS AND METHODS FOR UPDATING A TAP COEFFICIENT THEREOF
    18.
    发明专利
    決策回授等化器及用以更新其閥係數之方法 DECISION FEEDBACK EQUALIZERS AND METHODS FOR UPDATING A TAP COEFFICIENT THEREOF 审中-公开
    决策回授等化器及用以更新其阀系数之方法 DECISION FEEDBACK EQUALIZERS AND METHODS FOR UPDATING A TAP COEFFICIENT THEREOF

    公开(公告)号:TW201136252A

    公开(公告)日:2011-10-16

    申请号:TW099135703

    申请日:2010-10-20

    Inventor: 彭永州 林育群

    IPC: H04L

    Abstract: 本發明提供一種用以更新決策回授等化器的閥係數之方法,包括取樣從一決策回授等化器之取樣器所接收的一第一輸入信號;以及決定第一輸入信號的振幅是否落在一定義在一第一預定電壓位準和一第二預定電壓位準間的範圍內,其中若第一輸入信號的振幅落在此範圍外,一閥係數被更新用以產生一已更新的閥係數,已更新的閥係數被回授來調整從該決策回授等化器輸入端所接收之一第二輸入信號的振幅,以及若第一輸入信號的振幅落在此範圍內,則閥係數可免於被更新。

    Abstract in simplified Chinese: 本发明提供一种用以更新决策回授等化器的阀系数之方法,包括采样从一决策回授等化器之采样器所接收的一第一输入信号;以及决定第一输入信号的振幅是否落在一定义在一第一预定电压位准和一第二预定电压位准间的范围内,其中若第一输入信号的振幅落在此范围外,一阀系数被更新用以产生一已更新的阀系数,已更新的阀系数被回授来调整从该决策回授等化器输入端所接收之一第二输入信号的振幅,以及若第一输入信号的振幅落在此范围内,则阀系数可免于被更新。

    數位類比轉換電路以及數位類比轉換方法 DIGITAL-TO-ANALOG CONVERSION CIRCUITS AND DIGITAL-TO-ANALOG CONVERSION METHODS
    19.
    发明专利
    數位類比轉換電路以及數位類比轉換方法 DIGITAL-TO-ANALOG CONVERSION CIRCUITS AND DIGITAL-TO-ANALOG CONVERSION METHODS 审中-公开
    数码模拟转换电路以及数码模拟转换方法 DIGITAL-TO-ANALOG CONVERSION CIRCUITS AND DIGITAL-TO-ANALOG CONVERSION METHODS

    公开(公告)号:TW201115929A

    公开(公告)日:2011-05-01

    申请号:TW099123623

    申请日:2010-07-19

    IPC: H03M

    CPC classification number: G09G3/3688 G09G2310/027 G09G2320/02 G09G2330/021

    Abstract: 本發明提供一種數位類比轉換電路,包括第一、第二數位類比轉換解碼器以及緩衝器。第一數位類比轉換解碼器,用以根據數位輸入碼之第一位元數,輸出具有第一電壓準位之第一輸出信號,而第一電壓準位相應於複數第一輸入端之一者所接收之電壓準位;第二數位類比轉換解碼器,用以根據數位輸入碼中之第二位元數,輸出具有第二電壓準位之第二輸出信號,第二電壓準位相應於複數第二輸入端之一者所接收之電壓準位。緩衝器用以根據第一和第二輸出信號的第一和第二電壓準位,輸出具有一電壓準位之第三輸出信號。

    Abstract in simplified Chinese: 本发明提供一种数码模拟转换电路,包括第一、第二数码模拟转换译码器以及缓冲器。第一数码模拟转换译码器,用以根据数码输入码之第一比特数,输出具有第一电压准位之第一输出信号,而第一电压准位相应于复数第一输入端之一者所接收之电压准位;第二数码模拟转换译码器,用以根据数码输入码中之第二比特数,输出具有第二电压准位之第二输出信号,第二电压准位相应于复数第二输入端之一者所接收之电压准位。缓冲器用以根据第一和第二输出信号的第一和第二电压准位,输出具有一电压准位之第三输出信号。

Patent Agency Ranking