Abstract:
The present application relates to a pulse-width modulation generator for generating a pulse-width modulated signal, the PWM generator comprising: a PWM modulator; and a loop filter, wherein the loop filter is configured to receive an input signal and to output a filtered signal to the PWM modulator, and the PWM modulator is configured to receive the filtered signal from the loop filter and to output a pulse-width modulated signal, the PWM generator further comprising: a feedback loop coupling an output of the PWM modulator to an input of the loop filter, wherein the feedback loop includes a comb filter.
Abstract:
Die vorliegende Erfindung betrifft eine Vorrichtung und ein Verfahren zum Erzeugen eines Signals mit einem einstallbaren Tastverhältnis, insbesondere eines pulsbreitenmodulierten Signals. Hierzu kann die Periodendauer des pulsbreitenmodulierten Signals variiert werden. Somit kann unter Verwendung eines einfachen Zählers mit einer fest vorgegebenen Taktfrequenz ohne großen Schaltungsaufwand das Tastverhältnis des pulsbreitenmodulierten Signals sehr genau an das gewünschte Tastverhältnis angepasst werden.
Abstract:
Es wird eine Schaltung zur Erzeugung eines Ausgangssignals (CLK_OUT) mit einem zweiten Tastverhältnis aus einem Eingangssignal (CLK_IN) mit einem ersten Tastverhältnis beschrieben, wobei die Schaltung (100) einen ersten Kondensator (C 1 ) und einen zweiten Kondensator (C 2 ) aufweist, die jeweils mit einer Ladungsquelle (I 1 , I 2 ) zum periodischen Laden der Kondensatoren (C 1 , C 2 ) verbunden sind, und wobei eine Spannung über den geladenen ersten Kondensator (C 1 ) als Referenzspannung definiert ist und wobei das Tastverhältnis des Ausgangssignals (CLK_OUT) von der Ladezeitdauer des zweiten Kondensators (C 2 ) bis zum Erreichen der Referenzspannung definiert ist.
Abstract:
A method, an apparatus, and a computer program product are described. The apparatus generates a receive clock signal for receiving data from a multi-wire opendrain link by determining a transition in a signal received from the multi-wire opendrain link, generating a clock pulse responsive to the transition, delaying the clock pulse by a preconfigured first interval if the transition is in a first direction, and delaying the clock by a preconfigured second interval if the transition is in a second direction. The preconfigured first and/or second intervals are configured based on a rise time and/or a fall time associated with the communication interface and may be calibrated by measuring respective delays associated with clock pulses generated for first and second calibration transitions.
Abstract:
The present invention generally pertains to a pulse generator (100) and a method for producing pulse, more particularly the present invention pertains to a constant pulse width generator and a method for producing constant pulse width signals, wherein the pulse generator (100) comprises an input (11) for receiving signals, a signal detector (12) for detecting signal levels, a frequency divider (13) for dividing frequency of the signals, at least a signal generator (14) for generating predetermined pulse width signals from the frequency divided signals, at least an integrator (15) for integrating the signals, and at least an output (16) for providing constant pulse width signals.
Abstract:
Es werden ein Verfahren und eine Schaltungsanordnung (10) zum Erzeugen eines Multiphasen-PWM Signals (12) vorgestellt. Dabei sind eine Anzahl von PWM-Generatoren (20, 22, 24, 26) vorgesehen, die jeweils einen Zähler (30, 54, 74, 94), zwei Komparatoren (32, 34, 56, 58, 76, 78, 96, 98) und einen Zustandsspeicher (36, 64, 84, 104) aufweisen, wobei jeder PWM-Generator (20, 22, 24, 26) ein PWM-Signal (14, 42, 62, 82) ausgibt, das eine Phase des Multiphasen-PWM-Signals (12) darstellt, wobei die PWM-Generatoren (20, 22, 24, 26) miteinander über Multiplexer (38, 66, 86, 106) gekoppelt werden, so dass die Zähler (30, 54, 74, 94) der miteinander gekoppelten PWM-Generatoren (20, 22, 24, 26) gleich getaktet werden.
Abstract:
A method and apparatus for obtaining high frequency resolution of a low frequency data signal are provided. The invention comprises a low frequency select logic (27) for generating the data signal having low frequency resolution, low frequency state machine logic (29) for determining whether the data signal is resolved to predetermined high frequency resolution characteristics and circuitry for generating a correction signal to modify the data signal to high frequency resolution, and high frequency logic (17) for modifying the data signal in response to the low frequency correction signal. The high frequency logic (17) operates to selectively modify the path of low frequency data in response to the correction signal to modify the low frequency data signal to obtain high frequency resolution .