PULSE-WIDTH MODULATION GENERATOR
    1.
    发明申请
    PULSE-WIDTH MODULATION GENERATOR 审中-公开
    脉冲宽度调制发生器

    公开(公告)号:WO2016040372A1

    公开(公告)日:2016-03-17

    申请号:PCT/US2015/049017

    申请日:2015-09-08

    Inventor: CHAPPAZ, David

    CPC classification number: H03F3/183 H03F3/217 H03F2200/03 H03K3/017

    Abstract: The present application relates to a pulse-width modulation generator for generating a pulse-width modulated signal, the PWM generator comprising: a PWM modulator; and a loop filter, wherein the loop filter is configured to receive an input signal and to output a filtered signal to the PWM modulator, and the PWM modulator is configured to receive the filtered signal from the loop filter and to output a pulse-width modulated signal, the PWM generator further comprising: a feedback loop coupling an output of the PWM modulator to an input of the loop filter, wherein the feedback loop includes a comb filter.

    Abstract translation: 本发明涉及用于产生脉冲宽度调制信号的脉冲宽度调制发生器,该PWM发生器包括:PWM调制器; 以及环路滤波器,其中所述环路滤波器被配置为接收输入信号并将经滤波的信号输出到所述PWM调制器,并且所述PWM调制器被配置为从所述环路滤波器接收经滤波的信号并输出​​脉宽调制 信号,所述PWM发生器还包括:将所述PWM调制器的输出耦合到所述环路滤波器的输入端的反馈回路,其中所述反馈回路包括梳状滤波器。

    VORRICHTUNG UND VERFAHREN ZUM ERZEUGEN EINES SIGNALS MIT EINEM EINSTELLBAREN TASTVERHÄLTNIS
    2.
    发明申请
    VORRICHTUNG UND VERFAHREN ZUM ERZEUGEN EINES SIGNALS MIT EINEM EINSTELLBAREN TASTVERHÄLTNIS 审中-公开
    装置和方法用于产生信号与占空比可调

    公开(公告)号:WO2016037770A1

    公开(公告)日:2016-03-17

    申请号:PCT/EP2015/068008

    申请日:2015-08-05

    CPC classification number: H03K3/017 H03K7/08 H03K21/38

    Abstract: Die vorliegende Erfindung betrifft eine Vorrichtung und ein Verfahren zum Erzeugen eines Signals mit einem einstallbaren Tastverhältnis, insbesondere eines pulsbreitenmodulierten Signals. Hierzu kann die Periodendauer des pulsbreitenmodulierten Signals variiert werden. Somit kann unter Verwendung eines einfachen Zählers mit einer fest vorgegebenen Taktfrequenz ohne großen Schaltungsaufwand das Tastverhältnis des pulsbreitenmodulierten Signals sehr genau an das gewünschte Tastverhältnis angepasst werden.

    Abstract translation: 本发明涉及一种用于产生具有占空比einstallbaren的信号,特别是脉冲宽度调制信号的装置和方法。 为此目的,脉冲宽度调制信号的周期可以改变。 因此,脉冲宽度调制信号的占空比被非常精确地调节到所需的工作循环,而无需使用具有固定时钟频率的简单计数器大量电路。

    SCHALTUNG UND VERFAHREN ZUR ERZEUGUNG EINES AUSGANGSSIGNALS MIT EINEM VARIABLEN TASTVERHÄLTNIS
    3.
    发明申请
    SCHALTUNG UND VERFAHREN ZUR ERZEUGUNG EINES AUSGANGSSIGNALS MIT EINEM VARIABLEN TASTVERHÄLTNIS 审中-公开
    电路及方法产生输出信号与可变占空比

    公开(公告)号:WO2015028186A1

    公开(公告)日:2015-03-05

    申请号:PCT/EP2014/064677

    申请日:2014-07-09

    Inventor: HERMANN, Carsten

    CPC classification number: H03K3/017 H03K5/1565

    Abstract: Es wird eine Schaltung zur Erzeugung eines Ausgangssignals (CLK_OUT) mit einem zweiten Tastverhältnis aus einem Eingangssignal (CLK_IN) mit einem ersten Tastverhältnis beschrieben, wobei die Schaltung (100) einen ersten Kondensator (C 1 ) und einen zweiten Kondensator (C 2 ) aufweist, die jeweils mit einer Ladungsquelle (I 1 , I 2 ) zum periodischen Laden der Kondensatoren (C 1 , C 2 ) verbunden sind, und wobei eine Spannung über den geladenen ersten Kondensator (C 1 ) als Referenzspannung definiert ist und wobei das Tastverhältnis des Ausgangssignals (CLK_OUT) von der Ladezeitdauer des zweiten Kondensators (C 2 ) bis zum Erreichen der Referenzspannung definiert ist.

    Abstract translation: 有用于生成与从输入信号(CLK_IN)具有第二占空比的第一占空比描述的输出信号(CLK_OUT)的电路,所述电路(100)包括第一电容器(C1)和第二电容器(C2),每个 与电荷源(I1,I2)被连接,用于周期性地充电电容器(C1,C2),且其中在所述充电的第一电容器(C1)的电压被定义为所述参考电压和所述输出信号的所述充电期间的占空比(CLK_OUT) 第二电容器(C2),以达到规定的基准电压。

    MULTI-WIRE OPEN-DRAIN LINK WITH DATA SYMBOL TRANSITION BASED CLOCKING
    4.
    发明申请
    MULTI-WIRE OPEN-DRAIN LINK WITH DATA SYMBOL TRANSITION BASED CLOCKING 审中-公开
    多线打开链接与数据符号转换的时钟

    公开(公告)号:WO2014153472A1

    公开(公告)日:2014-09-25

    申请号:PCT/US2014/031363

    申请日:2014-03-20

    Abstract: A method, an apparatus, and a computer program product are described. The apparatus generates a receive clock signal for receiving data from a multi-wire opendrain link by determining a transition in a signal received from the multi-wire opendrain link, generating a clock pulse responsive to the transition, delaying the clock pulse by a preconfigured first interval if the transition is in a first direction, and delaying the clock by a preconfigured second interval if the transition is in a second direction. The preconfigured first and/or second intervals are configured based on a rise time and/or a fall time associated with the communication interface and may be calibrated by measuring respective delays associated with clock pulses generated for first and second calibration transitions.

    Abstract translation: 描述了一种方法,装置和计算机程序产品。 该装置通过确定从多线opendrain链路接收到的信号中的转变来产生一个接收时钟信号,用于从多线开启链路链路接收数据,产生响应于转换的时钟脉冲,将时钟脉冲延迟预先配置的第一 如果转换处于第一方向,并且如果转换处于第二方向则将时钟延迟预定的第二间隔。 基于与通信接口相关联的上升时间和/或下降时间来配置预配置的第一和/或第二间隔,并且可以通过测量与为第一和第二校准转换产生的时钟脉冲相关联的相应延迟来校准预先配置的第一和/或第二间隔。

    A CONSTANT PULSE WIDTH GENERATOR
    5.
    发明申请
    A CONSTANT PULSE WIDTH GENERATOR 审中-公开
    恒定脉冲宽度发生器

    公开(公告)号:WO2014098558A1

    公开(公告)日:2014-06-26

    申请号:PCT/MY2013/000240

    申请日:2013-12-06

    Applicant: MIMOS BHD.

    CPC classification number: H03K3/017 H03K5/1565

    Abstract: The present invention generally pertains to a pulse generator (100) and a method for producing pulse, more particularly the present invention pertains to a constant pulse width generator and a method for producing constant pulse width signals, wherein the pulse generator (100) comprises an input (11) for receiving signals, a signal detector (12) for detecting signal levels, a frequency divider (13) for dividing frequency of the signals, at least a signal generator (14) for generating predetermined pulse width signals from the frequency divided signals, at least an integrator (15) for integrating the signals, and at least an output (16) for providing constant pulse width signals.

    Abstract translation: 本发明一般涉及一种脉冲发生器(100)和一种产生脉冲的方法,更具体地说本发明涉及恒定脉宽发生器和一种产生恒定脉冲宽度信号的方法,其中脉冲发生器(100)包括一个 用于接收信号的输入(11),用于检测信号电平的信号检测器(12),用于分频信号的分频器(13),至少一个信号发生器(14),用于从所分频的频率产生预定的脉冲宽度信号 至少一个用于积分信号的积分器(15)和至少一个用于提供恒定脉冲宽度信号的输出(16)。

    PWM电路和LED驱动电路
    6.
    发明申请

    公开(公告)号:WO2013149450A1

    公开(公告)日:2013-10-10

    申请号:PCT/CN2012/080075

    申请日:2012-08-14

    Inventor: 范立新

    Abstract: 本申请公开了PWM电路,包括:PWM计数器、基准值设定寄存器、倍频器和比较器,其中,倍频器用于提高输入的时钟信号的频率并将其输出至PWM计数器。本申请还公开了一种LED驱动电路。通过倍频器将PWM输入时钟信号的频率提高到原来的N倍,使得PWM计数器的计数周期缩短到原来周期的1/N,在动态的LED显示屏中,就可以提高N倍的刷新频率,同时保持原来的解析度。

    VERFAHREN ZUM ERZEUGEN EINES MULTIPHASEN-PWM-SIGNALS
    7.
    发明申请
    VERFAHREN ZUM ERZEUGEN EINES MULTIPHASEN-PWM-SIGNALS 审中-公开
    一种用于生产多相的PWM信号

    公开(公告)号:WO2011120815A1

    公开(公告)日:2011-10-06

    申请号:PCT/EP2011/054042

    申请日:2011-03-17

    CPC classification number: H03K3/017 H03K7/08

    Abstract: Es werden ein Verfahren und eine Schaltungsanordnung (10) zum Erzeugen eines Multiphasen-PWM Signals (12) vorgestellt. Dabei sind eine Anzahl von PWM-Generatoren (20, 22, 24, 26) vorgesehen, die jeweils einen Zähler (30, 54, 74, 94), zwei Komparatoren (32, 34, 56, 58, 76, 78, 96, 98) und einen Zustandsspeicher (36, 64, 84, 104) aufweisen, wobei jeder PWM-Generator (20, 22, 24, 26) ein PWM-Signal (14, 42, 62, 82) ausgibt, das eine Phase des Multiphasen-PWM-Signals (12) darstellt, wobei die PWM-Generatoren (20, 22, 24, 26) miteinander über Multiplexer (38, 66, 86, 106) gekoppelt werden, so dass die Zähler (30, 54, 74, 94) der miteinander gekoppelten PWM-Generatoren (20, 22, 24, 26) gleich getaktet werden.

    Abstract translation: 那里被呈现的方法和用于产生多相位PWM信号(12)的电路装置(10)。 在这种情况下,提供了一个数字PWM产生器(20,22,24,26),每个具有一个计数器(30,54,74,94),两个比较器(32,34,56,58,76,78,96, 98)和一个状态存储器(36,64,84,104),其中每个PWM发生器(20,22,24,26)的PWM信号(14,42,62,输出端82)的多相的相 -PWM信号(12),其特征在于,通过多路PWM发生器(20,22,24,26)彼此(38,66,86,106)被耦合以使得所述计数器(30,54,74,94 )耦合PWM发生器(20,22,24,26)的被时钟相同。

    差動型SRフリップフロップおよびそれを用いた試験装置
    8.
    发明申请
    差動型SRフリップフロップおよびそれを用いた試験装置 审中-公开
    使用相同的差分SR FLIP-FLOP和测试仪

    公开(公告)号:WO2011018818A1

    公开(公告)日:2011-02-17

    申请号:PCT/JP2009/003844

    申请日:2009-08-10

    Inventor: 小島昭二

    CPC classification number: H03K3/037 H03K3/017 H03K5/151

    Abstract:  差動型SRフリップフロップ100は、セット信号Sとリセット信号Rを受け、差動出力ペアQ、#Qを生成する。第1フリップフロップFF1は、非反転出力Q1および反転出力#Q1を生成する。第2フリップフロップFF2は、非反転出力Q2および反転出力#Q2を生成する。平均化回路10は、第1フリップフロップFF1の一方の出力(Q1)と第2フリップフロップFF2の一方の出力(Q2)とを平均化して第1出力信号Q3を生成するとともに、第1フリップフロップFF1の他方の出力(#Q1)と第2フリップフロップFF2の他方の出力(#Q2)とを平均化して第2出力信号#Q3を生成する。差動型SRフリップフロップ100は、第1出力信号Q3に応じた信号と第2出力信号#Q3に応じた信号を、差動出力ペアとして出力する。

    Abstract translation: 差分SR触发器(100)在接收到设定信号(S)和复位信号(R)时产生差分输出对(Q,#Q)。 第一触发器(FF1)产生非反相输出(Q1)和反相输出(#Q1)。 第二触发器(FF2)产生非反相输出(Q2)和反相输出(#Q2)。 平均电路(10)对第一触发器(FF1)的一个输出(Q1)和第二触发器(FF2)的一个输出(Q2)进行平均以产生第一输出信号(Q3),并平均其他输出 (FF1)的第一输出(#Q1)和第二触发器(FF2)的另一个输出(#Q2)产生第二输出信号(#Q3)。 差分SR触发器(100)输出对应于第一输出信号(Q3)的信号和对应于第二输出信号(#Q3)的信号作为差分输出对。

    METHOD AND APPARATUS FOR OBTAINING HIGH FREQUENCY RESOLUTION OF A LOW FREQUENCY SIGNAL
    9.
    发明申请
    METHOD AND APPARATUS FOR OBTAINING HIGH FREQUENCY RESOLUTION OF A LOW FREQUENCY SIGNAL 审中-公开
    获取低频信号高频分辨率的方法和装置

    公开(公告)号:WO1988007289A1

    公开(公告)日:1988-09-22

    申请号:PCT/US1988000253

    申请日:1988-01-28

    Abstract: A method and apparatus for obtaining high frequency resolution of a low frequency data signal are provided. The invention comprises a low frequency select logic (27) for generating the data signal having low frequency resolution, low frequency state machine logic (29) for determining whether the data signal is resolved to predetermined high frequency resolution characteristics and circuitry for generating a correction signal to modify the data signal to high frequency resolution, and high frequency logic (17) for modifying the data signal in response to the low frequency correction signal. The high frequency logic (17) operates to selectively modify the path of low frequency data in response to the correction signal to modify the low frequency data signal to obtain high frequency resolution .

    一种脉冲宽度调制信号的动态调整方法和装置

    公开(公告)号:WO2019033306A1

    公开(公告)日:2019-02-21

    申请号:PCT/CN2017/097693

    申请日:2017-08-16

    CPC classification number: H03K3/017

    Abstract: 本发明公开了一种脉冲宽度调制信号的动态调整方法和装置。确定目标占空比和控制精度位数;确定脉冲宽度调制控制位、缓存位和动态补偿位的各自位数,其中所述脉冲宽度调制控制位、缓存位和动态补偿位的位数之和等于所述控制精度位数;基于所述目标占空比确定基础值,在脉冲宽度调制控制位存储所述基础值,在缓存位存储基础值的精度补偿数据,在动态补偿位中存储动态补偿参数;利用所述基础值和精度补偿数据生成脉冲宽度调制信号,基于所述动态补偿参数动态调整所述精度补偿数据以动态调整所述脉冲宽度调制信号。本发明可以改进脉冲宽度调制信号的控制精度,降低缓存空间和成本。

Patent Agency Ranking