-
公开(公告)号:CN102184879A
公开(公告)日:2011-09-14
申请号:CN201110112178.1
申请日:2011-05-03
Applicant: 中国科学院上海微系统与信息技术研究所
CPC classification number: G06F17/5081 , G06F17/5036 , H01L22/20
Abstract: 本发明公开了一种SOI场效应晶体管的TCAD仿真校准方法,通过建立TCAD工艺仿真程序得到不同沟道长度Lgate的工艺仿真MOS器件结构,在此基础上,根据实际器件的透射电镜TEM测试结果、二次离子质谱SIMS测试结果、CV测试结果、WAT测试结果及方块电阻测试结果对工艺仿真MOS器件结构进行校准,从而完成SOI场效应晶体管关键电学参数的TCAD仿真校准。本发明的校准方法可以使同一SOI工艺下各尺寸MOSFET关键参数Vt和Idsat的TCAD仿真结果均达到误差小于10%的高精度要求,并且能在多个Split条件上实现精准有效的预测,从而为新工艺流程的研发和优化提供了有力的指导。
-
公开(公告)号:CN102104063A
公开(公告)日:2011-06-22
申请号:CN200910201332.5
申请日:2009-12-17
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L29/732 , H01L21/331 , H01L21/762
CPC classification number: H01L29/7317 , H01L29/66265
Abstract: 本发明公开了一种SOI纵向双极晶体管及其制作方法,该双极晶体管包括SOI衬底,所述SOI衬底由下至上依次为SOI衬底体区,SOI衬底隐埋氧化层,顶层硅膜,所述SOI衬底上采用集成电路STI工艺在顶层硅膜位置处形成有有源区,有源区位置处通过离子注入形成有集电区和基区,集电区靠近SOI衬底隐埋氧化层,基区靠近顶层硅膜表面;基区上形成有发射极和基极,发射极和基极分别被侧氧隔离墙包围。本发明它采用一种简单的双多晶硅技术,不仅提高晶体管性能,而且可以减小有源区面积提高集成度;此外本发明采用侧氧隔离工艺,提高SOI BJT与SOI CMOS的兼容性,使SOI BiCMOS工艺变得简单,从而降低成本。
-
公开(公告)号:CN101976283A
公开(公告)日:2011-02-16
申请号:CN201010515128.3
申请日:2010-10-21
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G06F17/50
CPC classification number: G01R31/2628 , G01R31/2603 , G06F17/5036
Abstract: 本发明公开了一种BSIMSOI4直流模型参数的确定方法,该方法通过提供若干不同尺寸的体引出结构MOSFET器件和浮体结构MOSFET器件;测量所有体引出结构MOSFET器件的Id-Vg-Vp、Id/Ip-Vd-Vg、Ig-Vg-Vd、Ig-Vp、Ip-Vg-Vd、Is/Id-Vp及Id/Ip-Vp-Vd特性,以及所有浮体结构MOSFET器件的Id-Vg-Vp、Id-Vd-Vg及Ig-Vg-Vd特性;并获取各个体引出结构MOSFET器件和浮体结构MOSFET器件的无自热效应的电学特性曲线;然后依次按照特定步骤提取BSIMSOI4模型的直流参数。本发明根据模型方程依次选择适当的测试曲线,逐步确定各类参数,从而可准确有效的提取出BSIMSOI4模型的直流参数。
-
公开(公告)号:CN101771051A
公开(公告)日:2010-07-07
申请号:CN200910200964.X
申请日:2009-12-25
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/108 , H01L21/8242
CPC classification number: H01L29/7841 , G11C11/404 , G11C2211/4016 , H01L27/10802
Abstract: 本发明公开了一种浮体动态随机存储器的单元结构及其制作工艺。其结构包括位于埋层氧化层上的N型半导体区、位于N型半导体区上的P型半导体区以及位于P型半导体区上的栅极区,P型半导体区、N型半导体区四周设有电隔离区。利用隔离的浮体栅二极管作存储节点,通过带与带间的隧道穿透,空穴在浮体积聚定义为第一种存储状态;通过PN结正向偏置,空穴从浮体发射出去或者电子注入到浮体,定义为第二种存储状态;这两种状态造成浮体栅二极管(P+/N+)正向开启电压的差异,通过电流的大小可以感知。本发明是一种高效低功耗高密度栅二极管(P+/N+)浮体存储器单元,具备制作工艺简单、集成密度高、成本低廉及可靠性高等优点。
-
公开(公告)号:CN101771028A
公开(公告)日:2010-07-07
申请号:CN200910200961.6
申请日:2009-12-25
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L25/075 , H01L21/50 , H01L33/48 , H01L33/58
Abstract: 本发明揭示了一种白光LED芯片,包括构成顺次构成层叠结构的第一类型LED芯片、第二类型LED芯片、及第三类型LED芯片;所述第一类型LED芯片、所述第二类型LED芯片、及所述第三类型LED芯片均包括间隔排列的基本发光单元与环氧树脂透镜。本发明还提供一种LED芯片的制造方法,包括分别制作包括间隔排列的基本发光单元与环氧树脂透镜的第一类型LED芯片、所述第二类型LED芯片、及所述第三类型LED芯片,并将上述三者键合以构成层叠结构的步骤。本发明的有益效果在于:节约芯片面积,发光效率高。
-
公开(公告)号:CN101719501A
公开(公告)日:2010-06-02
申请号:CN200910199724.2
申请日:2009-12-01
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/092 , H01L29/78 , H01L29/04 , H01L29/10 , H01L29/423
CPC classification number: H01L27/1211 , H01L21/823807 , H01L21/823821 , H01L21/845 , H01L27/1203 , H01L29/42392 , H01L29/78696
Abstract: 本发明公开了一种混合晶向反型模式全包围栅CMOS场效应晶体管,其包括:具有第一沟道的PMOS区域、具有第二沟道的NMOS区域及栅区域,其特征在于:所述的第一沟道及第二沟道的横截面均为腰形(跑道形),且所述第一沟道采用n型(110)Si材料,所述第二沟道采用p型(100)Si材料;栅区域将所述第一沟道及第二沟道的表面完全包围;在PMOS与NMOS区域之间、PMOS区域或NMOS区域与Si衬底之间均有埋层氧化层将它们隔离。本器件结构简单、紧凑,集成度高,在反型工作模式下,采用不同晶向材料的沟道、跑道形全包围栅结构、高介电常数栅介质和金属栅,具备高载流子迁移率,可避免多晶硅栅耗尽及短沟道效应等。
-
公开(公告)号:CN101719498A
公开(公告)日:2010-06-02
申请号:CN200910199720.4
申请日:2009-12-01
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/092 , H01L29/16 , H01L29/06 , H01L29/10 , H01L29/423
CPC classification number: H01L27/1211 , H01L21/823807 , H01L21/823821 , H01L21/845 , H01L29/42392
Abstract: 本发明公开了一种混合材料反型模式圆柱体全包围栅CMOS场效应晶体管,其包括:具有第一沟道的PMOS区域、具有第二沟道的NMOS区域及栅区,其特征在于:所述的第一沟道及第二沟道均为圆柱体,且具有不同的半导体材料,所述的第一沟道为n型的Ge材料,所述的第二沟道为p型的Si材料;栅区域将所述第一沟道及第二沟道的表面完全包围;在PMOS与NMOS区域之间、PMOS区域或NMOS区域与Si衬底之间均有埋层氧化层将它们隔离。本器件结构简单、紧凑,集成度高,在反型工作模式下,采用圆柱体全包围栅结构,高介电常数栅介质和金属栅,可避免多晶硅栅耗尽及短沟道效应等。
-
公开(公告)号:CN101308230A
公开(公告)日:2008-11-19
申请号:CN200810040173.0
申请日:2008-07-03
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明涉及一种基于微机械加工的SOI(绝缘体上硅)基三维楔形模斑转换器及制作方法,用于光纤等光源设备与硅基波导等小尺寸光电子器件的高效耦合。该模斑转换器的制作利用硅晶片不同晶面的选择性腐蚀特性,采用体硅微机械加工工艺实现,属微电子学与固体电子学领域。本发明采用SOI材料,利用光刻、各向异性腐蚀和干法刻蚀等微机械工艺进行加工制作,得到在垂直和水平方向均有线性变化的三维楔形模斑转换器结构,可以有效提高通用光纤和小尺寸平面波导等光学及光电子器件的耦合效率。本发明的制作方法具有工艺简单,兼容性好,可控性强,实用性强等优点。
-
公开(公告)号:CN101106161A
公开(公告)日:2008-01-16
申请号:CN200710043618.6
申请日:2007-07-10
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L29/786 , H01L27/12 , H01L23/00 , H01L21/20 , H01L21/336 , H01L21/84 , H01L33/00 , H01S5/00
Abstract: 本发明涉及一种用于氮化镓外延生长的衬底材料及其制备方法,其特征在于(1)所述的材料为绝缘体上的硅材料(SOI)或具有单晶硅-绝缘埋层-单晶硅的三层复合结构的衬底材料;(2)顶层的硅被刻蚀成一个个独立的硅岛;硅岛之间的最小距离要大于外延氮化镓厚度的两倍;且独立硅岛的中心区域下的衬底硅和绝缘埋层被全部刻蚀掉,而其它部分的衬底硅和绝缘埋层给予保留,从而独立硅岛的中心区域悬空,悬空面积S2大于独立硅岛面积S1的70%,而小于90%。本发明所得到的中心悬空的顶层硅岛为氮化镓外延生长提供了超薄衬底,能有效减少异质外延的应力,提高外延生长氮化镓的晶体质量。
-
公开(公告)号:CN1261988C
公开(公告)日:2006-06-28
申请号:CN03151252.6
申请日:2003-09-26
Applicant: 中国科学院上海微系统与信息技术研究所 , 清华大学
IPC: H01L21/336 , H01L21/8234 , H01L21/84
Abstract: 本发明公开了一种制造源漏在自对准绝缘体上的纳米晶体管器件的方法,依次包括纳米侧墙的生成,以侧墙厚度定义晶体管栅的长度,以SiO2掩膜和栅的叠层为掩膜进行自对准的注氧隔离等步骤,其特征在于:(1)纳米侧墙的形成,其厚度为30~100nm;(2)以侧墙的厚度定义SiO2掩膜和多晶硅栅,SiO2掩膜厚度为100~800nm,栅的厚度为300~500nm,栅氧化层的厚度为1~30nm;(3)以多晶硅栅和其上的SiO2叠层掩模,进行源漏自对准的注氧隔离,注入离子的能量为20~200keV,剂量为1.0~7.0×1017cm-2,衬底温度为400~700℃;退火温度为1200~1375℃,退火时间为1~24个小时,退火气氛为Ar与O2的混合气体,其中O2的含量为0.1%~5%;(4)CMOS工艺完成器件的制造。
-
-
-
-
-
-
-
-
-