-
公开(公告)号:CN115940951A
公开(公告)日:2023-04-07
申请号:CN202211737070.6
申请日:2022-12-31
Applicant: 中国电子科技集团公司第二十四研究所 , 重庆吉芯科技有限公司
IPC: H03M1/10
Abstract: 本发明提供一种模数转换器的校准方法,所述方法包括步骤:对模数转换器进行初始性能测试及判断;若模数转换器的初始性能测试通过,则对模数转换器进行预修调及判断;若模数转换器的预修调通过,则对模数转换器进行误差提取,得到模数转换器中各级转换级的误差;根据各级转换级的误差,对模数转换器进行误差软修及测试;若模数转换器的误差软修测试通过,则根据各级转换级的误差,对模数转换器进行误差硬修及测试。对模数转换器进行误差提取时,提取得到模数转换器中各级转换级的误差,实现了模数转换器的多级、多误差提取;通过软修确认修调效果后再进行硬修固化误差补偿信息的方式,避免了修调失误,提升了修调成品率。
-
公开(公告)号:CN109194330B
公开(公告)日:2020-08-11
申请号:CN201810979069.1
申请日:2018-08-27
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/06
Abstract: 本发明提供一种缓冲电路及缓冲器,该缓冲电路包括:输入跟随电路,用于跟随第一输入信号的电压变化;输入跟随线性度提升电路,用于提升输入跟随电路的跟随线性度;第一电压自举电路,用于自举第一输入信号的电压;第二电压自举电路,用于自举第二输入信号的电压;第三电压自举电路,用于提供相应的静态工作点电压;补偿跟随电路,用于跟随补偿电压;补偿跟随线性度提升电路,用于提升补偿跟随电路的跟随线性度;第一负载,用于采集缓冲后的电压;偏置电路,用于为缓冲器提供偏置电流;偏置线性度提升电路,用于提升偏置电路的线性度;第二负载,用于产生非线性补偿电流。本发明采用上述缓冲电路提高了输入缓冲器的线性度和降低了其功耗。
-
公开(公告)号:CN108736834B
公开(公告)日:2020-07-07
申请号:CN201810500011.4
申请日:2018-05-23
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明提供一种带电源抑制的高线性度时间放大器,在复位阶段,将过阈值检测器阈值用于放大器输出结点进行复位,消除电源电压变化对过阈值检测器阈值的影响,通过输入时钟信号控制对结点电容单元进行充电,充电完毕后,通过同步时钟信号控制结点电容单元进行放电,本发明中的时间放大增益只与充放电电流比例有关,充放电时间在原理上完全线性,从原理上消除了传统时间放大器非线性的问题,并了降低阈值变化对系统性能造成的负面影响,本发明采用输入时钟控制充电过程,在充电过程完成输入信号采样,采用同步时钟控制放电过程,将输入信号与放电过程隔离,消除放电过程对输入信号产生电路工作速率的限制,通过多路时间交织,提高了系统整体性能。
-
公开(公告)号:CN109039337A
公开(公告)日:2018-12-18
申请号:CN201810768140.1
申请日:2018-07-13
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/38
CPC classification number: H03M1/38
Abstract: 本发明提供一种基于预加重的逐次逼近型模数转换器,包括:电容型数模转换器,其一输入端连接采样信号,其另一输入端连接基准电压,根据控制信号控制电容阵列中各电容开关连接不同电位的基准电压输出转换电压;比较器,其一输入端连接转换电压,其另一输入端接地,用于比较采样信号与转换电压输出比较信号;数字逻辑单元,其输入端分别连接比较信号与时钟信号,其输出端逐次输出数字信号;预加重电路,其输入端连接数字逻辑单元,其输出端连接电容型模数转换单元,用于提高数字信号的高频分量输出经预加重的控制信号。通过增加预加重电路,缩短了电容型数模转换器的建立时间,在不牺牲线性度的情况下,以较低的硬件消耗和功耗提高了其转换速度。
-
公开(公告)号:CN108494404A
公开(公告)日:2018-09-04
申请号:CN201810258394.9
申请日:2018-03-27
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明涉及一种高精度逐次逼近型模数转换器的电容电压系数校准方法,属于半导体集成电路领域。对电压系数进行校准;根据带电压系数的电容模型得到采样的带电电荷,再根据测试得到的INL值,首先验证INL最大值是否发生在式3所示的地方,然后根据式4得到两个非常接近的二阶电容电压系数,取其平均值为二阶电容电压系数,然后在数字域对其进行校准。本发明能够在不添加模拟校准电路的条件下,基于INL提取电容电压系数,并数字后端对电容电压系数进行校准,提高了ADC的转换精度。
-
公开(公告)号:CN106921392A
公开(公告)日:2017-07-04
申请号:CN201710196891.6
申请日:2017-03-29
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/46
Abstract: 本发明提供一种具有输入信号预比较与电荷重分配的流水线模数转换器,包括:一或多级流水线结构单元,其中,每级流水线结构单元用于对输入信号进行量化;第一快闪模数转换器,用于对末级流水线结构单元输出的余量信号进行量化,输出对应的量化值;调整输出单元,用于按照连接顺序组合各个量化值,输出完整的量化结果。输入信号采用预比较和电荷重分配技术,使用流水线结构进行整体设计,利用输入信号预比较技术进行各级流水线最高位粗量化,降低各级流水线子模数转换器的比较器个数,实现低功耗设计;利用电荷重分配技术,将采样电容与负反馈放大电路中的各个电容分离,实现信号采样保持与余量信号放大建立同时进行,提高了转换速率。
-
公开(公告)号:CN106911333A
公开(公告)日:2017-06-30
申请号:CN201710128225.9
申请日:2017-03-06
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/12
CPC classification number: H03M1/1255
Abstract: 本发明提供一种基于采样电容随机化的流水线模数转换器及转换方法,通过采样电容选择器将采样电容标示为不同的工作状态,并且在采样相位开始前,从当前未工作的电容中随机选择一组作为下一次采样相位的采样电容,使各级流水线结构单元的采样保持和余量信号放大分别同步进行,完成n级流水线结构单元对输入信号进行粗量化和余量放大输出;本发明使各级流水线结构单元对输入信号进行粗量化和余量放大输出,各级流水线对同一采样点在采样相位和放大相位使用的电容为同一电容组,但同一时刻对不同采样点进行采样过程和放大过程的电容相互独立,实现所述各级流水线采样保持过程与余量信号放大过程分别独立并且同步进行,极大提高模数转换器转换速度。
-
公开(公告)号:CN117955496A
公开(公告)日:2024-04-30
申请号:CN202410080048.1
申请日:2024-01-18
Applicant: 重庆吉芯科技有限公司 , 中国电子科技集团公司第二十四研究所
Abstract: 本申请涉及集成电路技术领域,提供了一种时间交织模数转换系统及校准方法,系统包括:多级输入缓冲模块,用于接收模拟输入信号并对模拟输入信号进行缓冲;通道选择模块,与多级输入缓冲模块连接,用于将多级输入缓冲模块的输出信号传输至预先选择的目标通道;时间交织模数转换模块,与通道选择模块连接,用于生成采样时钟信号,并通过目标通道、采样时钟信号,将多级输入缓冲模块的输出信号转换为数字输出信号;通道误差校准模块,与时间交织模数转换模块连接,用于对时间交织模数转换模块的通道误差进行校准,并将时间误差反馈至时间交织模数转换模块,以调节采样时钟信号。本申请方案,降低了时间交织转换器的校准难度并提高了交织后的性能。
-
公开(公告)号:CN109039337B
公开(公告)日:2022-04-22
申请号:CN201810768140.1
申请日:2018-07-13
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/38
Abstract: 本发明提供一种基于预加重的逐次逼近型模数转换器,包括:电容型数模转换器,其一输入端连接采样信号,其另一输入端连接基准电压,根据控制信号控制电容阵列中各电容开关连接不同电位的基准电压输出转换电压;比较器,其一输入端连接转换电压,其另一输入端接地,用于比较采样信号与转换电压输出比较信号;数字逻辑单元,其输入端分别连接比较信号与时钟信号,其输出端逐次输出数字信号;预加重电路,其输入端连接数字逻辑单元,其输出端连接电容型模数转换单元,用于提高数字信号的高频分量输出经预加重的控制信号。通过增加预加重电路,缩短了电容型数模转换器的建立时间,在不牺牲线性度的情况下,以较低的硬件消耗和功耗提高了其转换速度。
-
公开(公告)号:CN108418585B
公开(公告)日:2021-09-07
申请号:CN201810258406.8
申请日:2018-03-27
Applicant: 中国电子科技集团公司第二十四研究所
Abstract: 本发明涉及一种基于码值预估的逐次逼近型模数转换器,属于半导体集成电路领域。现有的逐次逼近型模数转换器需要从MSB到LSB逐位进行判决,完成一次转换需要N+1个时钟周期,采用了基于码值预估技术的逐次逼近型模数转换器可以达到跳过高位电容的位判决周期,缩减一次转换所需要的时钟周期数,极大的减小功耗,提升转换速度。本发明通过码值预估,粗略预估出下一个转换周期得到的数字码,可以跳过高位电容的位判决周期,达到提升转换速度,减小功耗的目的。
-
-
-
-
-
-
-
-
-