-
公开(公告)号:CN100588149C
公开(公告)日:2010-02-03
申请号:CN200480017971.1
申请日:2004-06-25
申请人: NXP股份有限公司
CPC分类号: H04L7/02
摘要: 公开了一种传递电路(200、400、500),用于在监控时钟域中监控目标时钟域(170)中发生的目标事件。一些实施例(200)对域时钟强加重要的约束并且包括:一个事件检测器(210);一个发送电路(220),其针对每个事件来改变请求信号(150)的值;以及一个接收电路(230),其检测请求信号中的变化。其它的实施例在范围更广的时钟内工作并且包括:一个计算器(410),当进行传递时,其产生一个事件发生的递增计数(415);发送和接收寄存器(420、430、530),用于递增计数;请求发送和接收电路(220、230),其中,请求信号在每次传递递增计数的时候就改变值;以及用于确认信号的发送和接收电路(470、480)。
-
-
公开(公告)号:CN100576866C
公开(公告)日:2009-12-30
申请号:CN200380108431.X
申请日:2003-12-22
申请人: NXP股份有限公司
发明人: A·斯坦格
IPC分类号: H04M9/08
CPC分类号: H04M9/082
摘要: 本发明涉及回声消除装置和方法,用于传输音频信号(尤其是发出的话音)的设备,所说的设备具有用于消除回声的回声滤波器。所说的回声滤波器安排在输入通道(1)和输出通道(4)之间。输入通道(1)用于将第一电的输入信号引导到转换器(2)以转换电信号成为第一音频信号。输出通道(4)用于传输来自转换器(3)的电输出信号,转换器(3)用于将第二音频信号转换回为电信号。为了防止在这样一种回声消除装置或方法中的非线性失真的回声,高通滤波器(8)安排在输入通道(1)内,高通滤波器(8)的截止频率大于转换器(2)的高通行为的截止频率。高通滤波器(8)的后面是限制元件(9),限制元件(9)将输入信号的幅度限制在转换器(2)的输入范围。通过这种措施,可以防止在转换器(2)中的非线性行为,因此根本不可能产生非线性失真的回声。
-
公开(公告)号:CN100576345C
公开(公告)日:2009-12-30
申请号:CN200380104340.9
申请日:2003-11-06
申请人: NXP股份有限公司
发明人: H·M·B·博伊维
IPC分类号: G11C11/16
CPC分类号: H01L27/222 , G11C7/02 , G11C11/16
摘要: 本发明涉及一种磁或磁阻随机访问存储器(MRAMs)。本发明提供一种具有设置成逻辑组织的行和列的磁阻存储单元的阵列,每一存储单元包括磁阻元件(32A,32B)。该矩阵包括一组列线(34),列线(34)是连续的导电带,其可以与列的每一存储单元的磁阻元件(32A,32B)磁耦合。两个相邻的列共享列线(34),该共享列线(34)的区域基本上在共享该列线的两个相邻列的磁阻元件上延伸。根据本发明,该阵列而且每列包括至少一个辅助列线(36A,36B),用于在共享该列线的其中一个相邻列的磁阻元件(32A,32B)中产生局部磁场。本发明的优点是,存储单元的密度相比于带有共享列线的现有技术的存储器件可以得到提高,从而减少了制造MRAM存储器所需要的空间。
-
公开(公告)号:CN100568509C
公开(公告)日:2009-12-09
申请号:CN200580030905.2
申请日:2005-09-13
申请人: NXP股份有限公司
发明人: 皮埃尔·戈阿兰 , 罗伯茨·T·F·范沙吉克
IPC分类号: H01L27/115 , H01L21/8246 , H01L27/105 , H01L21/8247
CPC分类号: H01L27/11568 , H01L27/105 , H01L27/11573 , Y10S438/954
摘要: 一种在存储区中的半导体衬底上制造非易失性存储器件的方法,所述非易失性存储器件包括第一半导体层、电荷捕获层和导电层的单元堆叠,所述电荷捕获层是第一半导体层和导电层之间的中间层,所述电荷捕获层至少包括第一绝缘层,所述方法包括:提供具有第一半导体层的衬底;沉积电荷捕获层;沉积导电层;使单元堆叠形成图案以形成至少两个非易失性存储单元;以及在所述至少两个非易失性存储单元之间中产生浅沟槽隔离。
-
公开(公告)号:CN100568209C
公开(公告)日:2009-12-09
申请号:CN200580042554.7
申请日:2005-10-14
申请人: NXP股份有限公司
IPC分类号: G06F13/40
摘要: 一种将两个或更多个IDE设备(208,210,212)连接到USB装置(202)的USB-IDE适配器(204)。所述USB装置(202)使用与USB连接(206)相关的连接标识符以及与每个IDE连接(214,216,218)相关的唯一标识符与每个IDE设备进行通信。所述USB-IDE适配器(204)可集成于USB装置(202)内,或作为连接到所述USB装置(202)的分离部件。
-
公开(公告)号:CN100566104C
公开(公告)日:2009-12-02
申请号:CN200580033575.2
申请日:2005-08-02
申请人: NXP股份有限公司
CPC分类号: H02M3/33507 , H02M3/1588 , Y02B70/1466
摘要: 一种转换器电路和一种转换方法,基于开关操作模式而把具有第一值的输入信号转换为具有第二值的输出信号,其中,提供输出反馈回路(40)和附加的输入前向控制回路(60)。附加的输入前向控制回路(60)不仅关于输出负载,而且在较宽的输入电压范围对开关参数进行正确的控制。这就提高了功率效率和转换器电路的可靠性。
-
公开(公告)号:CN100565565C
公开(公告)日:2009-12-02
申请号:CN200580029492.6
申请日:2005-06-30
申请人: NXP股份有限公司
CPC分类号: H04B1/18 , G06K19/0723
摘要: 在一种用于进行无接触通信的通信方设备(1)的信号处理电路(3)中,设置有发射信号路径(9)和接收信号路径(10),接收信号路径(10)从存在于发射信号路径(9)上的分支点(AP)处分支,在发射信号路径(9)上设置有滤波级(11)和连接在滤波级(11)下游的匹配级(12),滤波级(11)具有在频率范围中的谐振频率,所述频率范围的中心频率与上边带频率相匹配,分支点(AP)位于滤波级(11)与匹配级(12)之间。
-
公开(公告)号:CN100559203C
公开(公告)日:2009-11-11
申请号:CN200480027124.3
申请日:2004-09-10
申请人: NXP股份有限公司
IPC分类号: G01R31/3185
CPC分类号: G01R31/318536 , G01R31/31719 , G01R31/318541 , G01R31/318555
摘要: 本发明涉及一种包括一个子模块组件(2)的电子电路,子模块组件连接到电路的其余部分,所说子模块组件包括:一个秘密的子模块(4),该子模块完成一种功能并且包括扫描链;一个内置自测试电路,所说内置自测试电路包括:图形发生器(5),用于向所说扫描链施加输入信号;和信号特征寄存器(6),用于检查来自扫描链的输出信号。为了保持子模块是秘密的,所说扫描链与电路的其余部分不连接。
-
公开(公告)号:CN100557822C
公开(公告)日:2009-11-04
申请号:CN200580045283.0
申请日:2005-12-19
申请人: NXP股份有限公司
发明人: 尤瑞·V·诺乌里夫 , 约西尼·J·G·P·卢
IPC分类号: H01L29/786 , H01L21/336
CPC分类号: H01L29/66772 , H01L29/78648
摘要: 具有衬底和硅半导体本体(2)的半导体器件(10),包括场效应管,在沟道区(5)位置处的第一表面上形成第一栅极电介质(6A),并且在第一表面上形成第一栅极(7),从本体(2)的第一侧面通过第一栅极并且在第一栅极两侧上执行凹陷离子注入(20),注入导致与在远离第一栅极(6A)的沟道区的截面中的第一栅极两侧上的硅相比、第一栅极下面的硅性质的变化,并且通过使用硅性质变化的选择性刻蚀在本体(2)的第二表面上设置了腔体(30)。将第二栅极电介质(6B、8)沉积在的腔体中。在离子注入前,将掩模(M1)按一定距离形成于在栅电极的两侧上,在离子注入之后在掩模(M1)位置处获得硅性质的变化。
-
-
-
-
-
-
-
-
-