一种能够产生稳定纳米团簇束流的装置及方法

    公开(公告)号:CN117926200A

    公开(公告)日:2024-04-26

    申请号:CN202410106622.6

    申请日:2024-01-25

    摘要: 本发明公开了一种能够产生稳定纳米团簇束流的装置及方法,涉及磁控溅射技术领域,用于克服靶材材料差异,为高压磁控溅射系统提供稳定的纳米团簇束流。该装置包括磁控溅射阴极磁场阵列、氩气环、团簇室及压差室;所述磁控溅射阴极磁场阵列包括位于阴极铜柱中心位置的中心磁铁和位于阴极圆柱边缘位置的外围环形布置的边缘磁铁。本方案通过边缘磁场的替换,以适应不同材料的纳米团簇产生。通过手动或电机驱动调整氩气环与磁控溅射阴极靶的横向距离改变纳米团簇的尺寸大小。通过替换团簇室前端带不同尺寸圆孔的盲板可以调节团簇的大小,进行改变纳米团簇的形成速率。

    一种用于非易失性随机存储器的存内计算电路

    公开(公告)号:CN117877553A

    公开(公告)日:2024-04-12

    申请号:CN202311480237.X

    申请日:2023-11-08

    IPC分类号: G11C16/06 G11C16/26

    摘要: 本申请提供了一种用于非易失性随机存储器的存内计算电路,属于集成电路技术领域,存内计算电路包括:寄存器累加模块、电压跟随读取模块和输入稀疏感知模块,其中:输入稀疏感知模块用于检测各存储单元组的输入数据是否为0,并跳过为0的输入数据;电压跟随读取模块用于读取每列存储单元阵列上的各存储单元组的计算权重;寄存器累加模块用于根据计算权重,确定每列存储单元阵列上的输入数据不为0的存储单元组的乘法结果并进行累加计算,得到该列存储单元阵列的存内计算结果。本申请通过设计电压跟随读取模块实现分段位线的并行读取,以及设计输入稀疏感知模块实现加速,从而在乘法累加操作中能够大幅提升访问时间,有效降低电路延迟和能耗。

    一种基于混合推理策略的BCNN数据处理方法

    公开(公告)号:CN117454938A

    公开(公告)日:2024-01-26

    申请号:CN202311396346.3

    申请日:2023-10-26

    摘要: 本发明属于神经网络技术领域。具体为一种基于池化前置策略的BCNN数据处理方法,所述数据处理方法中的贝叶斯卷积神经网络在完成特征图Fα和特征图Fβ后,直接对Fα和Fβ进行池化操作,得到的池化后的特征图Fα’和特征图Fβ’,再进行后续的点积和累加。本发明针对BCNN中计算量和高斯随机数需求量较大的问题。该策略改变了传统“卷积‑池化‑激活”的卷积层计算顺序,将池化操作放在了卷积计算过程中,在卷积期间而不是卷积之后完成池化,成功地将采样矩阵ε和特征图Fα的尺寸减小了75%。显著减少了高斯随机数需求量和对应计算量。

    利用MRAM实现基于随机计算的贝叶斯神经网络存算一体方法

    公开(公告)号:CN117236391A

    公开(公告)日:2023-12-15

    申请号:CN202311175404.X

    申请日:2023-09-13

    IPC分类号: G06N3/047 G06N3/063

    摘要: 本发明属于神经网络技术领域。具体为一种利用MRAM实现基于随机计算的贝叶斯神经网络存算一体方法,本方法适用于随机计算域的贝叶斯神经网络,利用MRAM的二值特性,将权重数据预先存储在MRAM中,利用三极管作为电路的开关信号,表示数据的输入,采用PCSA作为信号读取方式,得出计算结果。本发明利用非易失性存储器件MRAM,来设计存算一体架构,实现数据在原位的存储和计算。相对于CMOS技术,能够大幅降级计算功耗,缓解“存储墙”的问题。

    磁隧道结及其制备方法
    75.
    发明公开

    公开(公告)号:CN117156955A

    公开(公告)日:2023-12-01

    申请号:CN202310998564.8

    申请日:2023-08-09

    IPC分类号: H10N50/80 H10N50/01 H10N50/10

    摘要: 本发明提供一种磁隧道结及其制备方法。该磁隧道结包括:多个依次堆叠设置的耦合层,用于提高垂直磁各向异性,固定参考铁磁层的磁化方向;设置在耦合层上的参考铁磁层,具有固定的磁化方向;设置在铁磁参考层上的第一氧化势垒层;设置在第一氧化势垒层上的自由铁磁层结构,自由铁磁层结构的磁化方向与参考铁磁层结构的磁化方向平行或反平行,具有响应于外部电场的磁化方向。本发明可以增加磁隧道结参考层的热稳定性、高隧穿磁阻率和高自旋转移效率,降低膜层的设计复杂性和成本。

    利用皮秒电脉冲的磁动力学测试系统

    公开(公告)号:CN113359071B

    公开(公告)日:2023-11-10

    申请号:CN202110436617.8

    申请日:2021-04-22

    IPC分类号: G01R33/12

    摘要: 本发明提供一种利用皮秒电脉冲的磁动力学测试系统,包括:电脉冲发生装置、射频传输装置以及时间分辨率磁光克尔子系统。其中,所述电脉冲发生装置用于产生皮秒级电脉冲;所述射频传输装置包括射频桥接探针,用于通过传输线接收所述电脉冲发生装置产生的皮秒级电脉冲,并将所述皮秒级电脉冲传输至待测样品;所述时间分辨率磁光克尔子系统,用于向所述待测样品发射激光信号,接收所述待测样品表面的反射信号,并根据所述反射信号判断所述待测样品当前的磁化状态。本发明的磁动力学测试系统可利用皮秒电脉冲探究更高时间精度的磁矩动力学行为;通过设置射频传输结构,可以实现电脉冲发生装置和待测样品的分离,便于对其它样品进行测试。

    一种基于非易失性存储器的存内计算电路

    公开(公告)号:CN116860696A

    公开(公告)日:2023-10-10

    申请号:CN202310830067.7

    申请日:2023-07-07

    IPC分类号: G06F15/78

    摘要: 本申请提供基于非易失性存储器的存内计算电路,包括:非易失性存储器串联阵列中的各存算列根据接收的输入信号,在时域控制器的控制下进行乘法累加运算生成电压升信号;输入信号包括写输入信号与计算输入信号;电压时域转换电路根据接收的电压升信号,在时域控制器的控制下进行电压时域转换生成时域信号;脉冲计数动态选择电路根据接收的输入信号与时域信号,在时域控制器的控制下生成周期性方波信号;计数移位电路根据接收的周期性方波信号,在时域控制器的控制下生成二进制乘法累加计算结果;全加器树将各存算列对应的二进制乘法累加计算结果相加,得到存内计算输出结果。本申请能有效降低存内逻辑运算的功耗与延迟,并提高了电路的面积效率。

    一种存储单元对、阵列、存储电路、电子设备及方法

    公开(公告)号:CN116844604A

    公开(公告)日:2023-10-03

    申请号:CN202210298988.9

    申请日:2022-03-25

    IPC分类号: G11C11/4094 G11C11/4097

    摘要: 本申请实施例提供一种存储单元对、阵列、存储电路、电子设备及方法,其中存储单元对包括:一对存储子单元以及一公共晶体管;每个存储子单元包括一独立晶体管和一存储元件;所述公共晶体管的控制极与一写字线耦接,其第一极和第二极各自耦接在一存储子单元的独立晶体管和存储元件之间。本发明通过公共晶体管与独立晶体管的串、并联,达到减小驱动电阻的目的,同时引入的公共晶体管合理布局于两个存储子单元之间的间隔处,在不增加面积的情况下,通过减小驱动电阻提升了存储单元的驱动能力。

    逻辑器件、方法、磁存储器及计算机设备

    公开(公告)号:CN113838969B

    公开(公告)日:2023-09-26

    申请号:CN202110583111.X

    申请日:2021-05-27

    IPC分类号: H10N50/10 H10N50/01 H10B61/00

    摘要: 本发明提供的一种逻辑器件、方法、磁存储器及计算机设备,引入了垂直磁各向异性的铁磁体,和面内磁各向异性的铁磁相比,垂直磁各向异性铁磁的热稳定性更强,利于器件的缩小,增大器件密度;同时铁磁整体和磁电材料相接触,因此可以保证铁磁磁矩的整体一致翻转,减少逻辑错误和降低翻转延迟;进一步的本发明的器件结构更简单,其读取单元仅由垂直磁各向异性的铁磁构成,无需借助高自旋轨道耦合材料,有助于增大器件的密度、降低工艺难度和节省器件的制造成本。

    一种适用贝叶斯深度神经网络的异步并行流水线计算方法

    公开(公告)号:CN116643797A

    公开(公告)日:2023-08-25

    申请号:CN202310375902.2

    申请日:2023-04-11

    摘要: 本发明属于神经网络技术领域。具体为用于贝叶斯深度神经网络的异步并行流水线计算方法,具有多条乘法计算工作流,数据的载入与计算并行工作,数据采取串行输入的方式,数据满载状态下,数据执行异步并行计算,所有计算流被启动以执行数据乘法,但每个输入数据只占用其中一条计算流。本发明通过设计异步并行的流水线数据计算方式,减少电路扇出并提升计算效率。解决了贝叶斯深度神经网络存在大量采样操作和前馈计算,导致其数据计算量及复杂度要远大于标准神经网络,计算电路延迟高,布线复杂,运行时间长的问题。在保持计算架构不变的情况下,本发明可以将系统的工作频率提高近两倍。