编码协作通信中降低中断率的功率优化分配方法

    公开(公告)号:CN101394253B

    公开(公告)日:2011-04-06

    申请号:CN200810231823.X

    申请日:2008-10-21

    CPC分类号: Y02D70/44

    摘要: 发明公开了一种无线通信领域的编码协作通信中降低中断率的功率优化分配方法,主要解决现有功率平均分配方法下系统中断率较高的问题。其功率优化步骤为:目的节点收到来自源节点和中继节点的信息后,分别估计源节点至中继节点和目的节点,以及中继节点至目的节点的信道统计信息;随后,目的节点以中断率最小为目标,根据估计的信道统计信息由功率优化分配公式计算出功率优化分配系数,并利用反馈信道将功率分配信息发送给源节点和中继节点;源节点和中继节点收到反馈到的消息,分别以分配到的功率发送信息。本发明能够显著降低编码协作通信的中断率,计算功率分配系数的方法复杂度较低,可用于编码协作通信系统中降低系统中断率,保证通信质量。

    TDS-OFDM系统中的低复杂度定时恢复方法

    公开(公告)号:CN101414988B

    公开(公告)日:2011-02-09

    申请号:CN200810232344.X

    申请日:2008-11-19

    IPC分类号: H04L25/03 H04L1/00

    摘要: 一种TDS-OFDM系统中的低复杂度定时恢复方法,属于数字信息处理技术领域。其实现步骤为:接收中频信号经固定频率采样,中频采样信号经下变换处理后得到准基带复数数据。基于环路数控振荡器返回的小数延迟和抽取使能信号,准基带复数数据通过内插滤波器实现数据重采样,重采样后的数据利用PN相关得到本地序列和接收序列的相关值。简化误差检测器基于得到的相关值提取定时误差信息,定时误差信息经过环路低通滤波器滤除噪声分量,经负定时误差修正后输入数控振荡器,进一步产生内插滤波器和抽样器所需的小数时延和使能信号,从而形成闭环。本发明具有复杂度低、硬件电路易于实现以及兼容性强的优点。

    TDS-OFDM系统中的低复杂度定时恢复方法

    公开(公告)号:CN101414988A

    公开(公告)日:2009-04-22

    申请号:CN200810232344.X

    申请日:2008-11-19

    IPC分类号: H04L25/03 H04L1/00

    摘要: 一种TDS-OFDM系统中的低复杂度定时恢复方法,属于数字信息处理技术领域。其实现步骤为:接收中频信号经固定频率采样,中频采样信号经下变换处理后得到准基带复数数据。基于环路数控振荡器返回的小数延迟和抽取使能信号,准基带复数数据通过内插滤波器实现数据重采样,重采样后的数据利用PN相关得到本地序列和接收序列的相关值。简化误差检测器基于得到的相关值提取定时误差信息,定时误差信息经过环路低通滤波器滤除噪声分量,经负定时误差修正后输入数控振荡器,进一步产生内插滤波器和抽样器所需的小数时延和使能信号,从而形成闭环。本发明具有复杂度低、硬件电路易于实现以及兼容性强的优点。

    一种基于冗余量化的电容失配数字后台校正方法

    公开(公告)号:CN118399960A

    公开(公告)日:2024-07-26

    申请号:CN202410484566.X

    申请日:2024-04-22

    IPC分类号: H03M1/10 H03M1/46 H03M1/00

    摘要: 本发明属于模拟集成电路技术领域,具体为一种基于冗余量化的电容失配数字后台校正方法。本发明配合带冗余的电容DAC阵列实现,通过对冗余区间内的信号进行两次量化,将冗余位依次置0和置1,避免辅助DAC的使用同时确保分裂式ADC的量化轨迹不完全相同;由于最低位权重的精度为1,可直接将迭代步长设置为1,只需要计算1次便可得到计算结果,极大降低了硬件资源的消耗。并且本发明根据工艺失配情况可灵活调整校正位数,当失配较小时,低位更加趋于理想权重,可从更高位开始校正,提高校正效率同时减小校正代价。对比电容互换以及dither注入的LMS算法,本发明具有更高的校正效率和更简洁的控制逻辑,减小了时间开销和硬件开销。

    一种超低功耗动态放大器电路
    85.
    发明公开

    公开(公告)号:CN118300539A

    公开(公告)日:2024-07-05

    申请号:CN202410455952.6

    申请日:2024-04-16

    摘要: 本发明属于模拟集成电路技术领域,特别涉及一种超低功耗动态放大器电路。本发明采用浮动储能电容为动态运放供电,通过在浮动储能电容两端插入电阻R1和R2,辅以复位开关SR和放大开关SA,通过放大阶段的R1和R2电阻的串联分压,压缩了运算放大器输入管的过驱动电压,提高gm/iD(电流效率)的同时,额外的电阻还减小了动态储能电容CR充放电电流的大小,进一步缩减了功耗。本发明有效解决了现有动态比较器的功耗、输入共模变化不敏感不能很好兼顾的问题。

    一种基于电容阵列的单通道差值量化高速N位TDC

    公开(公告)号:CN117614454A

    公开(公告)日:2024-02-27

    申请号:CN202311723278.7

    申请日:2023-12-12

    IPC分类号: H03M1/60 H03M1/38 H03M1/12

    摘要: 本发明属于模数混合集成电路技术领域,具体涉及一种基于电容阵列的单通道差值量化高速N位TDC。本发明通过切换电容阵列的下极板连接电压,得到后一次采样信号模拟量和前一次采样信号量化的数字码字的差值,再通过电压时间转换器将电压域信号转化为时间域信号,进而通过时间数字转换器量化出差值结果,再与前一次采样信号数字码字做加法得到后一次采样信号量化的数字码字。本发明大大提高了TDC的量化速度,减少了高位量化次数,大大降低了电路功耗。

    一种适用于异步比较器的亚稳态检测电路

    公开(公告)号:CN117526942A

    公开(公告)日:2024-02-06

    申请号:CN202311541798.6

    申请日:2023-11-16

    IPC分类号: H03M1/10 H03M1/12 H03K5/24

    摘要: 本发明属于数模混合集成电路技术领域,具体为一种适用于异步比较器的亚稳态检测电路。本发明将每次动态比较器比较完成时间和设计分配的标准比较时间进行比较,当动态比较器比较完成时间小于设计分配的标准比较时间时,认为异步比较器没有进入亚稳态;当动态比较器比较完成时间大于设计分配的标准比较时间时,认为异步比较器进入亚稳态,并输出标志信号进而指导下一次的采样和以后的量化。本发明未采用时序逻辑电路,能够检测异步比较器是否出现亚稳态,并输出亚稳态标志位,避免异步逻辑出现长时间无结果输出,量化错误;能够及时检测亚稳态,且电路结构简单;有效解决了实际电路中由于亚稳态问题带来的ADC可能量化错误。

    一种宽调节范围低相位噪声的环形压控振荡器

    公开(公告)号:CN117526926A

    公开(公告)日:2024-02-06

    申请号:CN202311492367.5

    申请日:2023-11-09

    IPC分类号: H03L5/00 H03L7/08 H03L7/081

    摘要: 本发明涉及集成电路领域,具体为一种宽调节范围低相位噪声的环形压控振荡器。本发明通过在控制电压较大和较小的情况下分别启动到电源和到地的通路以实现较大的电流变化从而实现宽调节范围且可以适应较宽的控制电压范围变化,减小了对额外控制电路的需求,减小了功耗和面积;在延时单元采用多输入设计,减小对跨导的需求,从而显著降低电路功耗;采用额外输入晶体管辅助输出节点的电位提升,从而在宽电流变化幅度情况下也能摆幅相对恒定,扩大了输出频率范围;通过引入额外的反相器延时单元添加慢速回路,以极大改善线性度,并辅以交叉耦合的正反馈作用降低相位噪声。最终,本发明实现了宽调节范围低相位噪声的环形压控振荡器。

    低功耗高速物联网OFDM信号峰均比抑制方法

    公开(公告)号:CN117014280A

    公开(公告)日:2023-11-07

    申请号:CN202310621670.4

    申请日:2023-05-29

    发明人: 王勇 郭瑞尧 李靖

    IPC分类号: H04L27/34

    摘要: 本发明公开了一种低功耗高速物联网OFDM信号峰均比抑制方法,主要解决现有技术搜索最优相位因子组没有指向性,搜索能力有限的问题。其实现方案是:1)对输入的二进制比特流进行高阶正交振幅调制生成原始频域序列;2)根据频域序列生成时域序列并对其进行分块,得到时域分块序列;3)利用蒙特卡洛搜索树模型从根节点开始找要处理的相位因子节点,并对其进行节点扩展处理;4)逐层随机搜索相位因子,回溯更新相关信息,5)重复3)‑4)过程,直至扩展完最后一层相位因子节点,得到次优相位因子集合;6)将次优相位因子集合中的相位因子分别与时域分块序列相乘,得到峰均比抑制后的信号。本发明提高了PAPR抑制性能、降低了OFDM系统计算复杂度,可适用于各种物联网通信场景。

    一种基于分裂式电容阵列的高速SAR ADC

    公开(公告)号:CN116961666A

    公开(公告)日:2023-10-27

    申请号:CN202311006140.5

    申请日:2023-08-10

    IPC分类号: H03M1/46 H03M1/12 H03M1/06

    摘要: 本发明属于模数混合集成电路技术领域,具体涉及一种基于分裂式电容阵列的高速SAR ADC。本发明基于分裂式电容阵列,在SAR ADC的转换过程中,不需要对比较器的比较结果进行锁存,比较结果直接控制开关控制逻辑,从而对电容下极板电压进行切换,使得SAR ADC的环路延时只为比较器的比较时间tcomparator、开关切换时间tsw和电容阵列建立时间tcdac;由于通过检测分裂式电容阵列中每位电容下极板电压的切换状态,使得在每次量化周期内,仅有一个开关控制模块接受比较器的比较结果,从而保证量化的正确性。本发明SAR ADC的量化环路延时仅为比较器的比较时间、开关切换时间和CDAC建立的时间,大大提高了SAR ADC的工作速度。