一种半导体器件建模方法、装置及设备

    公开(公告)号:CN117313613A

    公开(公告)日:2023-12-29

    申请号:CN202311056325.7

    申请日:2023-08-21

    IPC分类号: G06F30/367 G06N5/01 G01R31/26

    摘要: 本发明公开一种半导体器件建模方法、装置及设备,涉及半导体领域,用于解决现有技术中针对各种新型半导体器件建模效率低的问题。包括:确定需建模的新型半导体器件电学特性,并获取其对应电学特性的实际测试数据,根据电学特性确定典型半导体器件的待更新模型参数;采用随机搜索算法优化待更新模型参数,参数优化后,典型半导体器件模型的电学特性拟合到新型半导体器件对应电学特性的测试数据;反复迭代得到优化后的模型参数,完成新型半导体器件的模型构建。该方案基于现有的典型半导体器件模型,通过优化模型参数使其电学特性拟合到新型半导体器件的电学特性测试数据,能快速实现新型半导体器件建模,适用于多种新型半导体器件的快速建模。

    一种混合驱动器及其驱动方法、串行通信设备

    公开(公告)号:CN116974978A

    公开(公告)日:2023-10-31

    申请号:CN202310953047.9

    申请日:2023-07-31

    IPC分类号: G06F13/42 G06F13/10

    摘要: 本发明公开一种混合驱动器及其驱动方法、串行通信设备,涉及通信技术领域,以解决在串行通信设备中,现有的驱动器在实现高差分输出摆幅的同时会增加更多功耗的问题。所述混合驱动器应用于串行通信设备,所述串行通信设备包括串行器,所述混合驱动器和串行器电连接,所述混合驱动器包括:源极串联端接驱动模块、差分对模块以及负载模块。源极串联端接驱动模块的控制端与串行器的输出端电连接,源极串联端接驱动模块还与供电电压端电连接。源极串联端接驱动模块的第一差分输出端通过差分对模块的第一输出端与负载模块的第一端电连接,源极串联端接驱动模块的第二差分输出端通过差分对模块的第二输出端与负载模块的第二端电连接。

    一种数模转换器的温度计译码电路和数模转换器

    公开(公告)号:CN116436460A

    公开(公告)日:2023-07-14

    申请号:CN202310271094.5

    申请日:2023-03-16

    IPC分类号: H03M1/06 H03M1/66

    摘要: 本申请提供了一种数模转换器的温度计译码电路和数模转换器,该电路包括:第一温度计译码加扰电路和第二温度计译码加扰电路,第一温度计译码加扰电路、第二温度计译码加扰电路均与数模转换器的电流源阵列连接;数模转换器为2n位单位加权的数模转换器,n为正整数;第一温度计译码加扰电路用于对低n位二进制码数据分别进行温度计译码和随机加扰,输出第一组目标温度计码;第二温度计译码加扰电路用于对高n位二进制码数据分别进行温度计译码和随机加扰,输出第二组目标温度计码;第一组目标温度计码和第二组目标温度计码均输入至电流源阵列,以实现电流源阵列的开关时序的控制。本申请降低了电路规模,能够达到功能和电路复杂度的良好折中。

    一种芯片测试数据分析方法及装置

    公开(公告)号:CN116304857A

    公开(公告)日:2023-06-23

    申请号:CN202310068589.8

    申请日:2023-02-06

    摘要: 本申请提供一种芯片测试数据分析方法及装置,芯片位于晶圆上,方法包括:获取多个晶圆上多个芯片的测试数据,对测试数据进行质量分区,得到每个晶圆的二维的质量矩阵,利用希尔伯特Hilbert曲线对质量矩阵进行扫描,得到一维的晶圆‑希尔伯特扫描序列,将多个晶圆‑希尔伯特扫描序列进行排序,得到多个晶圆的质量序列矩阵,根据质量序列矩阵对多个晶圆上多个芯片的测试数据进行分析,也就是说,通过对包括多个芯片的晶圆对应的质量矩阵进行Hilbert曲线扫描,将质量矩阵中的信息压缩到一个二维的质量序列矩阵中,大大降低了芯片的测试数据的分析难度,提高了晶圆级芯片测试数据的分析效率。

    一种微区域温度测量方法和系统
    5.
    发明公开

    公开(公告)号:CN115931164A

    公开(公告)日:2023-04-07

    申请号:CN202211422240.1

    申请日:2022-11-14

    IPC分类号: G01K11/00

    摘要: 本申请提供一种微区域温度测量方法和系统,该方法包括:将待测温度样品置于加装有亥姆霍兹线圈的载物台上,在待测温度样品上加入具有预设浓度的过氧化氢溶液;将Janus马达放入过氧化氢溶液中,以使Janus马达在过氧化氢溶液作用下自驱运动;控制亥姆霍兹线圈产生外加磁场,以使Janus马达运动至距离待测温度样品预设距离以内的区域;关闭外加磁场,获取预设时长内不同时刻的Janus马达的位置坐标;根据预设时长内不同时刻的Janus马达的位置坐标,计算得到Janus马达当前时间间隔下的均方位移;根据均方位移和当前时间间隔计算得到待测温度样品的温度。从而本申请采用了运动可控的自驱动Janus马达作为微纳尺度下的测温单元,具有操作可靠、便于观测和易于自动化等优点。

    一种集成电路电磁热耦合仿真方法及装置

    公开(公告)号:CN115796087A

    公开(公告)日:2023-03-14

    申请号:CN202211434684.7

    申请日:2022-11-16

    IPC分类号: G06F30/33 G06T17/00

    摘要: 本申请实施例提供了一种集成电路电磁热耦合仿真方法及装置,利用针对集成电路中多个半导体器件以及连接线的几何结构参数和材料特性参数,构建针对该集成电路的电磁热耦合三维初始模型,该模型中将电、磁和热均考虑在内,对电磁热耦合三维初始模型进行有限元仿真,实现针对该集成电路在工作过程中电、磁和热的耦合分布进行仿真,并且分别得到该集成电路的电场分布和热场分布,形成最终的电磁热耦合三维仿真模型,由此可见,本申请中利用针对集成电路中多个半导体器件以及连接线的参数以及结合电磁热三个方面对集成电路进行仿真分析,提高对集成电路在工作状态时的仿真准确性,能够更好地描述集成电路在工作时的电磁热耦合过程。

    一种流水线模数转换器误差提取方法、装置、设备及介质

    公开(公告)号:CN114465622A

    公开(公告)日:2022-05-10

    申请号:CN202210129685.4

    申请日:2022-02-11

    IPC分类号: H03M1/10

    摘要: 本发明公开一种流水线模数转换器误差提取方法、装置、设备及介质,涉及数字模拟技术领域,用于解决现有技术中误差影响整体ADC的线性度的问题。包括:在模拟域中获取伪随机噪声序列,将伪随机噪声序列输入流水线模数转换器中,得到转换后的数字信号;在数字域中基于所述数字信号提取流水线模数转换器的误差,并对所述误差进行校准。通过多电平平均分配的随机Dither技术,可以实现在没有信号输入或者任意幅度信号输入情况下的级间增益误差校准与记忆效应误差校准,提升整体的线性度。同时基于该技术,可以对流水线ADC的频谱杂散起到较好的打散作用,进一步改善其整体的无杂散动态范围。

    一种时钟信号恢复电路及方法、接口电路、信号同步方法

    公开(公告)号:CN111416622A

    公开(公告)日:2020-07-14

    申请号:CN202010282504.2

    申请日:2020-04-12

    IPC分类号: H03M1/66

    摘要: 本发明公开一种时钟信号恢复电路及方法、接口电路、信号同步方法,涉及数模转换技术领域,可以确保输入的数字信号与数模转化器的内部时钟信号同步。该时钟信号恢复电路包括鉴相器,鉴相器的输入端与锁存器的输出端通信连接。译码器,译码器的输入端与鉴相器的输出端通信连接。相位调整器,相位调整器的输入端与译码器的输出端通信连接,相位调整器的输出端与锁存器的输入端通信连接。相位调整器用于根据控制信号调整采样时钟信号的相位,获取调整后的采样时钟信号。当调整后的采样时钟信号与数字信号同步时,获得时钟恢复信号。本发明还提供一种接口电路和同步信号方法。

    一种微波功率分配器
    9.
    发明公开

    公开(公告)号:CN103956552A

    公开(公告)日:2014-07-30

    申请号:CN201410156412.4

    申请日:2014-04-18

    IPC分类号: H01P5/12

    摘要: 本发明公开了一种微波功率分配器,包括相互连通成一体的耦合腔和矩形波导腔,以及耦接于耦合腔的偶数个耦合器,耦合腔外形呈正四棱柱形状,该正四棱柱的一侧面的中央部分在矩形波导腔终端短路面处与矩形波导腔相接并连通,在该侧面的相对侧面开有偶数个窗口,每个窗口中耦接一个用于耦合微波信号的耦合器;矩形波导腔为该微波功率分配器的主路端口,偶数个耦合器为该微波功率分配器的支路端口,且所有支路端口为等分端口。本发明提供的微波功率分配器合成效率高,插入损耗小,能够获得良好的输入输出驻波和宽频带特性,并且加工简单、装配方便,能够在实现波导到微带过渡的同时完成功率分配,或者在微带到波导过渡的同时完成功率合成。

    一种带波形修正ROM的DDS电路结构

    公开(公告)号:CN102006067B

    公开(公告)日:2013-03-20

    申请号:CN200910091965.5

    申请日:2009-09-02

    IPC分类号: H03L7/24 H03L1/02

    摘要: 本发明公开了一种带波形修正ROM的DDS电路结构,该结构包括依次连接的流水线累加器、异或逻辑单元、温度计编码器、正弦加权非线性DAC和Gilbert乘法器单元,其中,所述流水线累加器还连接于所述Gilbert乘法器单元,所述异或逻辑单元还通过波形修正ROM和R-2R电阻网络线性DAC连接于所述Gilbert乘法器单元。利用本发明,消除了传统DDS结构中的波形存储ROM,采用容量相对很小的波形修正ROM辅助正弦加权非线性DAC产生正弦输出波形,从而在提供相同输出波形性能的同时,提高了DDS电路工作频率,降低了电路的复杂度,并大大地减小了DDS电路的功耗和面积。