-
公开(公告)号:CN117035021A
公开(公告)日:2023-11-10
申请号:CN202311003788.7
申请日:2023-08-10
Applicant: 北京邮电大学
IPC: G06N3/0464 , G06N3/08 , G06F8/40
Abstract: 本发明公开了一种在FPGA上部署卷积神经网络的方法,涉及CNN硬件部署技术领域,该方法包括:在对卷积神经网络进行Python到C++代码的转换过程中:若卷积神经网络中存在特定网络结构,则对每个特定网络结构,将特定网络结构内两个层合并到一个共享的内层循环中;特定网络结构为两个层具有共享的外部循环,两个层之间只有中间结果的数据存在数据依赖关系;若卷积神经网络中卷积层的数量小于或者等于设定值,则采用循环展开的方式循环并行计算,否则则采用循环流水的方式循环并行计算;对于卷积神经网络中参与计算的数组,对数组进行切片得到多个缓冲区;缓冲区分为行缓冲和窗口缓冲。本发明实现了CNN快速低功耗推理工作。
-
公开(公告)号:CN106876418A
公开(公告)日:2017-06-20
申请号:CN201710149708.7
申请日:2017-03-14
Applicant: 北京邮电大学
IPC: H01L27/144
Abstract: 本发明提供一种光电探测器阵列,包括半绝缘的衬底层;覆盖在所述衬底层表面的绝缘钝化层;设置在所述衬底层上且位于所述钝化层内的至少2个光电探测器;在每个所述光电探测器的N接触层上蒸镀的N接触电极;在每个所述光电探测器的P接触层上蒸镀的P接触电极;在所述N接触电极上开孔设置并在所述钝化层上蒸镀的接地大电极;以及在所述P接触电极上开孔设置并在所述钝化层上蒸镀的信号大电极。本发明将多个光电探测器按照以信号大电极为中心的对称结构设计,克服了单个光电探测器无法处理过大功率的光信号的弊端,以及传统光电探测器阵列的各光电探测器电信号容易在输出端产生相位失配而引起信号畸变的缺点;工艺简单、饱和功率大且响应度高。
-
公开(公告)号:CN117807950B
公开(公告)日:2024-05-03
申请号:CN202410232063.3
申请日:2024-03-01
Applicant: 北京邮电大学
IPC: G06F30/392 , G06F30/398 , G06F18/22 , G06F18/23 , G06F18/243 , G06F111/06
Abstract: 本发明公开一种考虑模块对称性的布图规划方法、系统及电子设备,涉及集成电路领域。本发明根据输入的网表和模块信息对电路模块的对称性进行识别,得到对称组。选取组中每个对称对其中之一作为代表建立对称树,以表示对称组的内部结构。根据对称树以及非对称模块的结构建立CB‑tree布图表示,并使用模拟退火算法基于CB‑tree结构进行优化,从而实现考虑模块对称性的布图规划。本发明能够有效降低布图规划的复杂度,在提高布图规划质量的同时保证对称性约束。
-
公开(公告)号:CN117131904A
公开(公告)日:2023-11-28
申请号:CN202311004047.0
申请日:2023-08-10
Applicant: 北京邮电大学
IPC: G06N3/0455 , G06N3/126
Abstract: 本发明公开一种神经网络的参数定点化方法及系统,涉及神经网络部署技术领域,该方法包括:对神经网络的结构进行编码得到网络结构编码;对神经网络的各预设参数的各位宽组合分别进行编码,得到每个位宽组合的参数定点化编码;将每个位宽组合的参数定点化编码和网络结构编码作为种群中一个个体;基于种群,采用遗传算法输出优化后的参数定点化编码;遗传算法中计算每个个体的适应度时,根据预测每个个体对应的网络结构和预设参数的定点化位宽部署到FPGA上的准确率和速度确定每个个体的适应度;采用优化后的参数定点化编码对应的各预设参数的位宽作为神经网络部署到FPGA上的各预设参数的定点化位宽。在保证部署准确率的同时提高部署速度。
-
公开(公告)号:CN106876418B
公开(公告)日:2019-10-01
申请号:CN201710149708.7
申请日:2017-03-14
Applicant: 北京邮电大学
IPC: H01L27/144
Abstract: 本发明提供一种光电探测器阵列,包括半绝缘的衬底层;覆盖在所述衬底层表面的绝缘钝化层;设置在所述衬底层上且位于所述钝化层内的至少2个光电探测器;在每个所述光电探测器的N接触层上蒸镀的N接触电极;在每个所述光电探测器的P接触层上蒸镀的P接触电极;在所述N接触电极上开孔设置并在所述钝化层上蒸镀的接地大电极;以及在所述P接触电极上开孔设置并在所述钝化层上蒸镀的信号大电极。本发明将多个光电探测器按照以信号大电极为中心的对称结构设计,克服了单个光电探测器无法处理过大功率的光信号的弊端,以及传统光电探测器阵列的各光电探测器电信号容易在输出端产生相位失配而引起信号畸变的缺点;工艺简单、饱和功率大且响应度高。
-
公开(公告)号:CN116663482B
公开(公告)日:2023-11-07
申请号:CN202310934054.4
申请日:2023-07-28
Applicant: 北京邮电大学
IPC: G06F30/392 , G06F30/398
Abstract: 本发明公开一种CNFET电路的布局方法及系统,属于半导体器件技术领域。本发明采用统计静态时序分析方式进行关键段组的选取,然后基于可以更准确地评估电路的延迟和更有效的优化电路时序良率的段统计延迟模型进行每个关键段的关键门的最优位置的确定,完成CNFET电路的布局,本发明实现了在保证时序良率的同时降低电路布局所需时间。
-
公开(公告)号:CN117807950A
公开(公告)日:2024-04-02
申请号:CN202410232063.3
申请日:2024-03-01
Applicant: 北京邮电大学
IPC: G06F30/392 , G06F30/398 , G06F18/22 , G06F18/23 , G06F18/243 , G06F111/06
Abstract: 本发明公开一种考虑模块对称性的布图规划方法、系统及电子设备,涉及集成电路领域。本发明根据输入的网表和模块信息对电路模块的对称性进行识别,得到对称组。选取组中每个对称对其中之一作为代表建立对称树,以表示对称组的内部结构。根据对称树以及非对称模块的结构建立CB‑tree布图表示,并使用模拟退火算法基于CB‑tree结构进行优化,从而实现考虑模块对称性的布图规划。本发明能够有效降低布图规划的复杂度,在提高布图规划质量的同时保证对称性约束。
-
公开(公告)号:CN117313627A
公开(公告)日:2023-12-29
申请号:CN202311303039.6
申请日:2023-10-09
Applicant: 北京邮电大学
IPC: G06F30/39 , G06F115/10
Abstract: 本发明公开一种芯片供电网络电迁移分析方法、系统及存储介质,涉及集成电路辅助设计领域,该方法包括获取待分析的芯片供电网络的金属互连线网信息和芯片供电网络数据;根据金属互连线网信息和芯片供电网络数据构建同层金属互连线构成的互连树;结合电迁移应力建模的边界条件和Korhonen模型,建立每棵互连树对应的电迁移瞬态应力求解方程;根据每棵互连树对应的电迁移瞬态应力求解方程,采用二分法,确定所有互连树上电迁移应力到达关键应力的时间;将互连树上电迁移应力最早到达关键应力的时间作为待分析的芯片供电网络的空洞成核时间,并得到空洞成核时间的分布情况。本发明能够提高芯片供电网络电迁移分析的准确性和速度。
-
公开(公告)号:CN116663488B
公开(公告)日:2023-11-07
申请号:CN202310952802.1
申请日:2023-08-01
Applicant: 北京邮电大学
IPC: G06F30/3947
Abstract: 本发明公开一种多层级总体布线方法及系统,涉及布线技术领域,该方法包括:采用CUGR布线器对待布线电路进行初始布线得到初始布线网络;采用改进的多层级3D迷宫布线算法对所述初始布线网络进行路径搜索,得到所述待布线电路的布线方案;在所述改进的多层级3D迷宫布线算法中,计算粗化网格资源时,根据各粗化网格内总体布线单元所处位置为各总体布线单元的资源权重赋值。本发明提高布线效率的同时降低布线代价。
-
公开(公告)号:CN116629353B
公开(公告)日:2023-11-07
申请号:CN202310903805.6
申请日:2023-07-24
Applicant: 北京邮电大学
IPC: G06N3/10 , G06F30/331 , G06F30/327 , G06F8/41 , G06F117/08
Abstract: 本发明公开了一种面向FPGA的粗粒度FIFO硬件通道自动拟合方法,涉及FPGA技术领域,该方法包括:获取数据流目标区域内的子函数调用及对应的调用指令序列;判断任一相邻子函数调用指令是否具有相同的数组参数变量,若是将相邻子函数调用指令所对应的函数体内部的所有子函数调用实现函数内嵌,并扫描实现函数内嵌的相邻子函数内每条与数组参数变量相关的读/写指令,若相邻子函数中的前一个子函数内只有写指令发生在数组参数变量上且相邻子函数中的后一个子函数内只有读指令发生在数组参数变量上,则完成FIFO硬件通道的拟合。本发明能够帮助用户自动分析函数间的数据传输关系,自动判定并完成FIFO硬件通道的拟合。
-
-
-
-
-
-
-
-
-