存储器混装半导体装置及其制造方法

    公开(公告)号:CN100429777C

    公开(公告)日:2008-10-29

    申请号:CN200410092285.2

    申请日:2004-11-05

    Inventor: 中林隆

    CPC classification number: H01L27/105 H01L27/1052 H01L27/10873 H01L27/10894

    Abstract: 本发明提供一种存储器混装半导体装置,在共同的半导体衬底(1)上设置包括存储器晶体管的存储器部(Rdram)和包括逻辑晶体管的逻辑部(Rlogc)。逻辑晶体管包括在半导体衬底上设置的栅电极(11)和在半导体衬底内形成的源/漏扩散层(17),在该源/漏扩散层(17)上形成硅化物膜(12)。另一方面,存储器晶体管包括在半导体衬底上设置的栅电极(21)和在半导体衬底内形成的源/漏扩散层(27)。在此源/漏扩散层(27)上形成比在逻辑晶体管的源/漏扩散层(17)上形成的硅化物膜(12)膜厚还要薄的硅化物膜(22)。由此,在维持逻辑晶体管的性能的同时,可以降低存储器晶体管的泄漏以及使动作高速化。

    存储器混装半导体装置及其制造方法

    公开(公告)号:CN1614785A

    公开(公告)日:2005-05-11

    申请号:CN200410092285.2

    申请日:2004-11-05

    Inventor: 中林隆

    CPC classification number: H01L27/105 H01L27/1052 H01L27/10873 H01L27/10894

    Abstract: 提供一种存储器混装半导体装置,在共同的半导体衬底(1)上设置包括存储器晶体管的存储器部(Rdram)和包括逻辑晶体管的逻辑部(Rlogc)。逻辑晶体管包括在半导体衬底上设置的栅电极(11)和在半导体衬底内形成的源/漏扩散层(17),在该源/漏扩散层(17)上形成硅化物膜(12)。另一方面,存储器晶体管包括在半导体衬底上设置的栅电极(21)和在半导体衬底内形成的源/漏扩散层(27)。在此源/漏扩散层(27)上形成比在逻辑晶体管的源/漏扩散层(17)上形成的硅化物膜(12)膜厚还要薄的硅化物膜(22)。由此,在维持逻辑晶体管的性能的同时,可以降低存储器晶体管的泄漏以及使动作高速化。

    半导体存储装置及其制造方法

    公开(公告)号:CN100559593C

    公开(公告)日:2009-11-11

    申请号:CN200510091405.1

    申请日:2005-08-10

    CPC classification number: H01L27/10852 H01L27/10811 H01L27/10888 H01L28/91

    Abstract: 本发明的半导体存储装置的电容器包括:覆盖存储节点孔(9)的底面,将侧面覆盖到比第2层间绝缘膜(8)的上面的高度低的高度的下部电极(10);覆盖下部电极之上的电容绝缘膜(11);覆盖电容绝缘膜(11)之上的上部电极(12)。在该结构中,即使旨在形成比特线触点(14)的开口(17)错位达到电容器,积蓄电容的部分的电容绝缘膜也不会露出来。因此,能够抑制泄漏电流的产生。另外,由于不需要在存储节点孔(9)和开口(17)之间设置余量,所以能够在实现细微化的同时,还能在将存储单元尺寸保持一定的状态下,增加能够保持的电容。提供能够一面实现细微化一面抑制泄漏电流,而且还能够保持较多的电容的DRAM混载半导体装置。

    混载DRAM的半导体器件
    7.
    发明公开

    公开(公告)号:CN1481029A

    公开(公告)日:2004-03-10

    申请号:CN03152611.X

    申请日:2003-08-01

    Inventor: 中林隆

    CPC classification number: H01L27/10894 H01L27/0207 H01L27/092 H01L27/10897

    Abstract: 本发明提供一种半导体器件,能抑制DRAM的读出放大器晶体管对之间的特性差异,谋求读出放大器的高灵敏度化。构成上述DRAM的CMOS读出放大器的、N型读出放大器晶体管的栅电极对和P型读出放大器晶体管的栅电极对,分别与位线在同一方向并联配置在一个有源区内;邻接的N型读出放大器晶体管对、及邻接的P型读出放大器晶体管对,通过STI被绝缘隔离。

    混载DRAM的半导体器件
    9.
    发明授权

    公开(公告)号:CN1258223C

    公开(公告)日:2006-05-31

    申请号:CN03152611.X

    申请日:2003-08-01

    Inventor: 中林隆

    CPC classification number: H01L27/10894 H01L27/0207 H01L27/092 H01L27/10897

    Abstract: 本发明提供一种半导体器件,能抑制DRAM的读出放大器晶体管对之间的特性差异,谋求读出放大器的高灵敏度化。构成上述DRAM的CMOS读出放大器的、N型读出放大器晶体管的栅电极对和P型读出放大器晶体管的栅电极对,分别与位线在同一方向并联配置在一个有源区内;邻接的N型读出放大器晶体管对、及邻接的P型读出放大器晶体管对,通过STI被绝缘隔离。

    半导体存储装置及其制造方法

    公开(公告)号:CN1767200A

    公开(公告)日:2006-05-03

    申请号:CN200510091405.1

    申请日:2005-08-10

    CPC classification number: H01L27/10852 H01L27/10811 H01L27/10888 H01L28/91

    Abstract: 本发明的半导体存储装置的电容器包括:覆盖存储节点孔(9)的底面,将侧面覆盖到比第2层间绝缘膜(8)的上面的高度低的高度的下部电极(10);覆盖下部电极之上的电容绝缘膜(11);覆盖电容绝缘膜(11)之上的上部电极(12)。在该结构中,即使旨在形成比特线触点(14)的开口(17)错位达到电容器,积蓄电容的部分的电容绝缘膜也不会露出来。因此,能够抑制泄漏电流的产生。另外,由于不需要在存储节点孔(9)和开口(17)之间设置余量,所以能够在实现细微化的同时,还能在将存储单元尺寸保持一定的状态下,增加能够保持的电容。提供能够一面实现细微化一面抑制泄漏电流,而且还能够保持较多的电容的DRAM混载半导体装置。

Patent Agency Ranking