-
公开(公告)号:CN108734637A
公开(公告)日:2018-11-02
申请号:CN201810361354.7
申请日:2018-04-20
申请人: 英特尔公司
发明人: S·M·马余兰 , 路奎元 , S·帕尔 , G·陈 , A·V·考玛拉鸠 , J·钱德拉 , A·考克 , P·萨蒂 , D·普费 , H·B·廖 , J·雷 , A·R·阿普 , A·N·沙阿 , T·T·施吕斯列尔 , J·肯尼迪 , D·伯克
IPC分类号: G06T1/20
摘要: 公开了一种用于促进图形处理系统中的控制流的设备。所述设备包括:逻辑多个执行单元,用于执行单指令多数据(SIMD);以及流控制逻辑,用于检测多个SIMD信道中的发散控制流并且将所述控制流的所述执行减少至所述SMID信道的子集。
-
公开(公告)号:CN108732754A
公开(公告)日:2018-11-02
申请号:CN201810336612.6
申请日:2018-04-16
申请人: 英特尔公司
发明人: D·S·范巴 , A·桑原 , C·萨科斯维尔 , R·文卡特拉曼 , B·E·英斯科 , A·S·卡尔拉 , H·拉韦 , A·考克 , M·阿波达卡 , K·肖 , J·S·波尔斯 , A·T·莱克 , D·M·西米尼 , B·韦布 , E·乌尔德-阿迈德-瓦尔 , J·奎亚特科维斯基 , P·R·劳斯 , A·N·沙阿 , A·R·阿普 , J·雷 , W·付 , N·卡布拉斯欧斯 , P·萨蒂 , B·M·波罗尔
摘要: 本申请公开了协作式多用户虚拟现实。图形设备的实施例可以包括:处理器;存储器,通信地耦合至所述处理器;以及协作引擎,通信地耦合至所述处理器以用于识别环境中的两个或更多个用户之间的共享图形分量,并且与所述环境中的所述两个或更多个用户共享所述共享图形分量。所述协作引擎的实施例可以包括集中式共享器、深度共享器、共享预处理器、多端口图形子系统、以及解码共享器中的一个或多个。公开并要求保护了其他实施例。
-
公开(公告)号:CN108693950A
公开(公告)日:2018-10-23
申请号:CN201810283925.X
申请日:2018-04-02
申请人: 英特尔公司
发明人: A·考克 , A·R·阿普 , K·C·维尔纳普 , J·雷 , B·韦布 , P·萨蒂 , K·辛哈 , E·J·霍克斯特拉 , W·付 , N·卡布拉斯欧斯 , B·M·波罗尔 , T·T·施吕斯列尔 , A·N·沙阿 , J·肯尼迪
摘要: 与用于避免对冷高速缓存的高速缓存查找的技术相关的方法和装置。在示例中,一种装置包括逻辑,所述逻辑至少部分地包括用于以下操作的硬件逻辑:收集数据处理设备的用户的用户信息,从所述用户信息生成所述数据处理设备的所述用户的用户简档,以及使用所述用户简档来设置所述数据处理设备中的处理器的功率简档。还公开并要求保护其他实施例。
-
公开(公告)号:CN108734641A
公开(公告)日:2018-11-02
申请号:CN201810366478.4
申请日:2018-04-23
申请人: 英特尔公司
发明人: P·萨蒂 , K·瓦德亚纳桑 , A·桑原 , H·拉韦 , S·克普 , J·肯尼迪 , A·R·阿普 , J·S·波尔斯 , B·文布 , M·阿波达卡 , S·格拉耶夫斯基 , G·利克托尔 , D·M·西米尼 , A·T·劳里特曾 , T·T·施吕斯列尔 , M·拉马多斯 , A·凡卡特斯 , J·雷 , K·肖 , A·N·沙阿 , A·考克
摘要: 本申请公开了利用粗糙Z缓冲器的仅位置着色流水线(POSH)几何数据处理。系统、设备和方法可以提供一种用于自适应地处理并主动地剔除几何数据的方式。系统、设备和方法可以提供由仅位置着色流水线(POSH)来处理包括用于场景的数字表示的表面三角形的几何数据。更具体地,系统、设备和方法可以提供一种用于在一个或多个排除区域和非排除区域中标识表面三角形并且在一个或多个排除区域中剔除表面三角形的方式。
-
公开(公告)号:CN108734629A
公开(公告)日:2018-11-02
申请号:CN201810338084.8
申请日:2018-04-16
申请人: 英特尔公司
发明人: A·考克 , M·阿波达卡 , K·肖 , C·萨科斯维尔 , J·S·波尔斯 , A·T·莱克 , J·M·霍兰 , P·凯 , S·拉希瑞 , R·文卡特拉曼 , K·辛哈 , A·N·沙阿 , D·S·范巴尔 , A·R·阿普 , J·雷 , E·乌尔德-阿迈德-瓦尔
摘要: 本申请公开了感官增强的增强现实和虚拟现实装置。系统、设备和方法可以提供一种用于使用从位于一个或多个物理环境中的传感器采集的环境信息来增强增强现实(AR)和/或虚拟现实(VR)用户体验的方式。更具体地,系统、设备和方法可以提供一种用于由眼睛跟踪器传感器跟踪用户的注视并且由所述传感器采集环境信息的方式。系统、设备和方法可以由一个或多个反馈装置或显示装置基于所述用户的所述注视针对所述环境信息的一部分来渲染反馈。
-
公开(公告)号:CN104471554B
公开(公告)日:2018-05-25
申请号:CN201380037973.6
申请日:2013-06-19
申请人: 英特尔公司
IPC分类号: G06F13/14 , G06F9/46 , G06F15/167
CPC分类号: G06T1/60 , G06F12/0223 , G06F12/084 , G06F12/1009 , G06F12/1036 , G06F12/109 , G06F12/126 , G06F2212/302 , G06F2212/62 , G06F2212/656 , G06F2212/657 , G06T1/20 , G06T11/60 , Y02D10/13
摘要: 在本文公开了在计算设备的中央处理单元(CPU)和图形处理单元(GPU)之间的共享虚拟存储器的方法和系统。该方法包括分配在系统存储器内的表面。CPU虚拟地址空间可被创建,且在CPU页表内表面可映射到CPU虚拟地址空间。该方法还包括创建相当于CPU虚拟地址空间的GPU虚拟地址空间,在GPU页表内将表面映射到GPU虚拟地址空间,以及钉住表面。
-
公开(公告)号:CN107025183A
公开(公告)日:2017-08-08
申请号:CN201610875294.1
申请日:2013-06-19
申请人: 英特尔公司
IPC分类号: G06F12/1009 , G06F12/109 , G06T1/60
摘要: 在本文公开了在计算设备的中央处理单元(CPU)和图形处理单元(GPU)之间的共享虚拟存储器的方法和系统。该方法包括分配在系统存储器内的表面。CPU虚拟地址空间可被创建,且在CPU页表内表面可映射到CPU虚拟地址空间。该方法还包括创建相当于CPU虚拟地址空间的GPU虚拟地址空间,在GPU页表内将表面映射到GPU虚拟地址空间,以及钉住表面。
-
公开(公告)号:CN115953285A
公开(公告)日:2023-04-11
申请号:CN202211089970.4
申请日:2022-09-07
申请人: 英特尔公司
摘要: 描述了用于平台沉浸式体验的基础设施。一种装置的示例包括:微控制器,该微控制器用于接收用于计算系统的平台照明选项的控制参数和关于针对计算系统的当前系统状况的信息,并且至少部分地基于控制参数和关于当前系统状况的信息来生成用于灯集合的照明模式的控制指令;以及主机控制电路,该主机控制电路用于从微控制器接收用于照明模式的控制指令,并且提供控制信号以控制该灯集合。
-
公开(公告)号:CN113396390A
公开(公告)日:2021-09-14
申请号:CN202080012584.8
申请日:2020-03-14
申请人: 英特尔公司
发明人: A·考克 , V·乔治 , A·阿南塔拉曼 , V·安德烈 , A·R·阿普 , N·库雷 , N·加洛泊凡博列斯 , M·麦克弗森 , S·马余兰 , E·乌尔德-阿迈德-瓦尔 , D·普费 , V·兰加纳坦 , J·雷 , A·N·沙阿 , L·斯特里拉马萨尔玛 , P·萨蒂 , S·唐格里
IPC分类号: G06F9/38 , G06F12/0862 , G06F9/30
摘要: 实施例总体上涉及图形处理器数据访问和共享。装置的实施例包括:电路元件,用于在应用的处理中产生结果;加载存储单元,用于接收结果并且利用结果生成用于高速缓存的预取信息;以及预取生成器,用于至少部分地基于预取信息产生预取地址;其中,加载存储单元用于接收用于预取的软件辅助,并且其中,预取信息的生成至少部分地基于软件辅助。
-
公开(公告)号:CN108776949A
公开(公告)日:2018-11-09
申请号:CN201810299298.9
申请日:2018-04-04
申请人: 英特尔公司
发明人: N·L·库雷 , A·R·阿普 , A·考克 , J·雷 , B·文布 , P·凯 , D·普费 , D·J·考珀斯维特 , R·M·桑卡兰 , S·辛格 , S·克普 , A·N·沙阿 , 田坤
IPC分类号: G06T1/20 , G06F12/1027
摘要: 本申请涉及并描述了用于图形处理环境中的存储器管理的设备和方法。例如,设备的一个实施例包括:第一多个图形处理资源,用于执行图形命令并处理图形数据;第一存储器管理单元(MMU),用于将第一多个图形处理资源通信地耦合至系统级MMU以用于访问系统存储器;第二多个图形处理资源,用于执行图形命令并处理图形数据;第二MMU,用于将第二多个图形处理资源通信地耦合至第一MMU;其中第一MMU被配置为具有至系统级MMU的直接连接的主MMU,且第二MMU包括被配置成用于向第一MMU发送存储器事务的从MMU,第一MMU服务存储器事务、或代表第二MMU将存储器事务发送至系统级MMU。
-
-
-
-
-
-
-
-
-