PROCEDE DE FABRICATION D'AU MOINS UN TRANSISTOR A EFFET DE CHAMP

    公开(公告)号:EP3511293A1

    公开(公告)日:2019-07-17

    申请号:EP18306759.4

    申请日:2018-12-20

    摘要: Le procédé de fabrication d'au moins un transistor à effet de champ est tel qu'il comporte une étape de fourniture d'un substrat (1) surmonté de première, deuxième et troisième structures (100, 200, 300), la deuxième structure (200) étant agencée entre les première et troisième structures (100, 300). La deuxième structure (200) comprend au moins un premier nano-objet (201) situé à distance du substrat (1), une partie (201c) du premier nano-objet (201) étant destinée à former une zone de canal du transistor. Le procédé de fabrication comporte en outre une étape de formation d'électrodes (11, 12) du transistor comprenant : une étape de croissance par épitaxie d'un premier matériau d'où il résulte l'obtention d'une première continuité de matière (13) en premier matériau entre la deuxième structure (200) et la première structure (100), et l'obtention d'une deuxième continuité de matière (14) en premier matériau entre la deuxième structure (200) et la troisième structure (300) ; une étape de croissance par épitaxie d'un deuxième matériau, à partir du premier matériau des première et deuxième continuités de matière (13, 14), le deuxième matériau ayant un paramètre de maille différent du paramètre de maille du premier matériau des première et deuxième continuités de matière (13, 14).

    PROCEDE DE REALISATION DE TRANSISTOR FET A CANAL CONTRAINT

    公开(公告)号:EP3502048A1

    公开(公告)日:2019-06-26

    申请号:EP18214906.2

    申请日:2018-12-20

    摘要: Procédé de réalisation d'au moins un transistor FET (100a, 100b) comportant :
    - réalisation d'au moins une première portion semi-conductrice (114) destinée à former un canal du transistor FET,
    - réalisation de deuxièmes portions semi-conductrices (122, 124, 126) destinées à former des régions de source et de drain, telles que la première portion semi-conductrice soit disposée entre des premières extrémités des deuxièmes portions semi-conductrices et que des deuxièmes extrémités des deuxièmes portions semi-conductrices, opposées aux premières extrémités, soient en contact avec des surfaces d'appui, et comprenant au moins un matériau semi-conducteur dont la structure cristalline est apte à être modifiée lorsqu'il est soumis à un traitement thermique ;
    - traitement thermique engendrant une modification de la structure cristalline du matériau semi-conducteur des deuxièmes portions semi-conductrices et créant une contrainte (128) dans la première portion semi-conductrice.

    TRANSISTOR FET À NANOFIL À RESISTANCE DE CONTACT REDUITE

    公开(公告)号:EP3502047A1

    公开(公告)日:2019-06-26

    申请号:EP18214896.5

    申请日:2018-12-20

    摘要: Transistor FET (100) comportant :
    - une portion de semi-conducteur (104) dont une première partie (106) forme un canal ;
    - une grille (108) entourant au moins partiellement la première partie ;
    - des espaceurs diélectriques internes (112) disposés autour de deuxièmes parties (114) dopées de la portion de semi-conducteur entre lesquelles est disposée la première partie et formant des régions d'extension ;
    - des portions électriquement conductrices source / drain (120) en contact direct avec des surfaces dopées d'extrémités (118) de la portion de semi-conducteur et en contact électrique avec des surfaces dopées de troisièmes parties (116) de la portion de semi-conducteur faisant partie de régions de source et de drain, les portions électriquement conductrices source / drain (120) et les surfaces dopées d'extrémités (118) entourant au moins partiellement les troisièmes parties (116), chacune des deuxièmes parties étant disposée entre la première partie et l'une des troisièmes parties.