半導体装置、電子部品、及び電子機器
    33.
    发明专利
    半導体装置、電子部品、及び電子機器 审中-公开
    半导体器件,电子元件和电子设备

    公开(公告)号:JP2016154328A

    公开(公告)日:2016-08-25

    申请号:JP2016020406

    申请日:2016-02-05

    发明人: 高橋 圭

    IPC分类号: H03M1/68

    摘要: 【課題】新規な構成の半導体装置を提供すること。 【解決手段】上位ビットの階調電圧と、下位ビットの階調電圧と、を分離して生成した後、それぞれの階調電圧を電流に変換し、該電流を合成する。上位ビット及び下位ビットの階調電圧を合成した電流を電圧に変換して、所望の階調電圧を得る構成とする。上位ビットの階調電圧と、下位ビットの階調電圧とは、それぞれ抵抗ストリング回路とパストランジスタロジックを用いたD/A変換回路を用いて生成する構成とする。デジタル信号のビット数の増加に伴って増加する、高電圧が印加されるトランジスタの数が抑制されるため、寄生容量の増加を抑制し、回路面積の小面積化、応答速度の向上を図ることができる。 【選択図】図1

    摘要翻译: 要解决的问题:提供一种具有新颖结构的半导体器件。解决方案:半导体器件具有其中分别产生较高位的灰度电压和较低位的灰度电压的结构, 电压被转换成电流并且合成电流。 将较高位和低位的灰度电压的合成电流转换为电压,并获得预期的灰度。 通过分别使用电阻串电路和使用传输晶体管逻辑的D / A转换电路来产生较高位的灰度电压和较低位的灰度电压。 由于随着数字信号的比特数增加并且施加高电压而增加的晶体管的数量被抑制,所以抑制寄生电容的增加,从而实现小的电路面积和改善的响应速度。图示:图 1

    位相制御回路及び受信装置
    34.
    发明专利
    位相制御回路及び受信装置 有权
    相控电路和接收器

    公开(公告)号:JP2016063402A

    公开(公告)日:2016-04-25

    申请号:JP2014189944

    申请日:2014-09-18

    IPC分类号: H03K5/131 H03K5/13

    摘要: 【課題】出力信号の位相を精度良く調整する。 【解決手段】位相補間回路2は、電源VDDと出力端子P5,P6との間に接続されたトランジスタT7,T8を有し、複数の入力バイアス電流I1,I2の比率に基づき、互いに異なる第1の位相をもつ複数の入力信号Vi1,Vi1x,Vi2,Vi2xを足し合わせ、第2の位相をもつ出力信号Vo1,Vo1xを出力端子P5,P6から出力する。バイアス回路3は、複数の入力バイアス電流I1,I2の合計値に基づき、トランジスタT7,T8のゲート電圧を調整してオン抵抗を制御し、上記の合計値によらず、位相補間回路2の出力コモン電圧を維持させる。電流制御部4は、複数の入力信号Vi1,Vi1x,Vi2,Vi2xに対する出力信号Vo1,Vo1xのスルーレートを、上記の合計値を調整することで制御する。 【選択図】図1

    摘要翻译: 要解决的问题:精确地调整输出信号的相位。解决方案:相位插值电路2包括连接在电源VDD和输出端P5和P6之间的晶体管T7和T8,并且输出输出信号Vo1和Vo1x,其具有 基于多个输入偏置电流I1和I2的比例,通过添加具有相互不同的第一相位的多个输入信号Vi1,Vi1x,Vi2和Vi2x,从输出端子P5和P6输出第二相。 偏置电路3基于多个输入偏置电流I1和I2的量值调节晶体管T7和T8的栅极电压来控制导通电阻,并保持相位插值电路2的输出公共电压,而不管 金额值。 电流控制部分4通过调节量值来控制对应于多个输入信号Vi1,Vi1x,Vi2和Vi2x的输出信号Vo1和Vo1x的转换速率。图1

    マルチプレクサ
    35.
    发明专利
    マルチプレクサ 有权
    复用器

    公开(公告)号:JP2015154484A

    公开(公告)日:2015-08-24

    申请号:JP2014228590

    申请日:2014-11-11

    IPC分类号: H03M9/00

    CPC分类号: H03M9/00 H03K5/13

    摘要: 【課題】マルチプレクサ、シリアライザ、及び並列入力信号を多重化する方法を提供する。 【解決手段】マルチプレクサは、第1の回路110、第2の回路120、及び第3の回路130を有する。第1の回路は、第1の入力信号102及び第1のトリガ信号104を受信し、第1のトリガ信号の第1のレベルの間、第1の入力信号に基づいても良く及び第1のトリガ信号の第2のレベルの間、第1の出力信号118を出力するよう構成されている。第2の回路は、第2の入力信号106及び第2のトリガ信号108を受信し、第2のトリガ信号の第1のレベルの間、第2の入力信号に基づいても良く及び第2のトリガ信号の第2のレベルの間、第2の出力信号128を出力するよう構成されている。第3の回路は、第1及び第2の出力信号に基づき、第3の出力信号138を出力するよう構成されている。 【選択図】図1A

    摘要翻译: 要解决的问题:提供多路复用器,串行器和多路并行输入信号的方法。解码器:多路复用器包括第一电路110,第二电路120和第三电路130.第一电路被配置为接收 第一输入信号102和第一触发信号104,并且在第一触发信号的第一电平期间输出可以基于第一输入信号的第一输出信号118,并且可以在第二触发信号的第二电平期间处于已知电平 第一触发信号。 第二电路被配置为接收第二输入信号106和第二触发信号108,并且在第二触发信号的第一电平期间输出可基于第二输入信号的第二输出信号128,并且可以是已知的 在第二触发信号的第二电平期间的电平。 第三电路被配置为基于第一和第二输出信号输出第三输出信号138。

    発振装置、走査型スキャナ装置、情報端末、移相量調整装置、及び移相量調整方法
    36.
    发明专利
    発振装置、走査型スキャナ装置、情報端末、移相量調整装置、及び移相量調整方法 有权
    振荡装置,扫描型扫描仪装置,信息终端,相位移动量调整装置以及相位移量调整方法

    公开(公告)号:JP2014222842A

    公开(公告)日:2014-11-27

    申请号:JP2013102264

    申请日:2013-05-14

    摘要: 【課題】駆動効率が高い発振装置を提供する。【解決手段】発振装置は、振動体100と、振動体100の振動を検出して振動検出信号S1を出力する振動検出部1と、振動検出信号S1に応じた駆動信号S4を生成して振動体100に出力する駆動部200と、を備える。駆動部200は、駆動信号S4を振動体100に正帰還するための移相を行う移相部3を有する。移相部3は、周期信号を出力する外乱発生部と、周期信号に基づいて移相量を変動させる変動部と、駆動信号S4の振幅を検出して駆動振幅信号を出力する駆動振幅検出部と、周期信号に基づいて駆動振幅信号をプロダクト検波した検波信号を出力するプロダクト検波部と、検波信号に基づいて移相量を調整する調整部とを有する。【選択図】図1

    摘要翻译: 要解决的问题:提供一种驱动效率高的振荡装置。解决方案:振动装置包括:振动体100; 用于检测振动体100的振动并输出振动检测信号S1的振动检测部1; 以及用于产生与振动检测信号S1相对应的驱动信号S4并将驱动信号S4输出到振动体100的驱动部分200.驱动部分200具有相移部分3,用于进行相位偏移以正向反馈 驱动信号S4到振动体100.相移部分3包括:用于输出周期性信号的干扰产生部分; 变化部分,用于根据周期信号改变相移量; 驱动振幅检测部,用于检测驱动信号S4的振幅,并输出驱动振幅信号; 产品检测部件,用于输出基于所述周期信号对所述驱动振幅信号进行乘积检测而获得的检测信号; 以及用于基于检测信号调整相移量的调整部分。

    位相インタポレータ及び半導体回路装置

    公开(公告)号:JPWO2011024212A1

    公开(公告)日:2013-01-24

    申请号:JP2011528504

    申请日:2009-08-24

    IPC分类号: H03K5/15 H03K5/00

    摘要: 第1のミキサ21は、第1の制御信号に従って、第1のクロック信号と第1のクロック信号の逆位相の第2のクロック信号とを生成する。第2のミキサ22は、第2の制御信号に従って、第1のクロック信号に対して位相の進角量が90°である第3のクロック信号と第3のクロック信号の逆位相の第4のクロック信号とを生成する。ADC7は、第1のクロック信号と第3のクロック信号との排他的論理和に基づいて形成された電圧信号と、第2のクロック信号と第4のクロック信号との排他的論理和に基づいて形成された電圧信号との合成信号に基づいて生成された信号に基づいて、デジタル信号を生成する。加算器8は、前記デジタル信号を第1の制御信号に加算して第2の制御信号を生成して、第2のミキサ22に供給する。