-
公开(公告)号:CN103684412A
公开(公告)日:2014-03-26
申请号:CN201310399161.8
申请日:2013-09-05
申请人: LS产电株式会社
发明人: 郑在锡
IPC分类号: H03K19/0185
CPC分类号: H03K3/01 , H03K3/356113
摘要: 公开了一种电平移位装置。用于将具有低电压电平的输入信号转换成具有高电压电平的输出信号的电平移位装置包括锁存型电平移位器和电压生成器。锁存型电平移位器包括两个上部上拉P通道晶体管和用于防止两个上部上拉P通道晶体管的栅源电压击穿的两个下部P通道晶体管。两个上部上拉P通道晶体管和两个下部P通道晶体管形成锁存结构。电压生成器生成电压以防止两个上部上拉P通道晶体管的栅源电压击穿,并且提供电压给两个下部P通道晶体管的栅极。
-
公开(公告)号:CN103515427A
公开(公告)日:2014-01-15
申请号:CN201310248906.0
申请日:2013-06-21
申请人: 英飞凌科技股份有限公司
IPC分类号: H01L29/739 , H01L29/06
CPC分类号: H03K17/127 , H01L29/0615 , H01L29/0619 , H01L29/0696 , H01L29/0834 , H01L29/404 , H01L29/407 , H01L29/7393 , H01L29/7395 , H01L29/7397 , H03K3/01 , H03K17/66
摘要: 本发明涉及反向导通IGBT。一种半导体器件包括第一导电类型的第一发射极区域,与第一导电类型互补的第二导电类型的第二发射极区域,以及布置在半导体本体中的第二导电类型的漂移区域。第一发射极区域和第二发射极区域布置在漂移区域和第一电极之间并且均连接到第一电极。单元区域的器件单元包括毗邻漂移区域的第一导电类型的本体区域,毗邻本体区域的第二导电类型的源极区域,以及毗邻本体区域并且通过栅极电介质与本体区域电介质绝缘的栅极电极。第二电极电连接到源极区域和本体区域。第一导电类型的浮置寄生区域布置在单元区域外部。
-
公开(公告)号:CN102868398A
公开(公告)日:2013-01-09
申请号:CN201110186924.1
申请日:2011-07-05
申请人: 联发科技(新加坡)私人有限公司
发明人: 陈晓飞
CPC分类号: H03K3/01 , H03K3/013 , H03K5/1252
摘要: 本发明提供一种时钟信号产生装置,其包含第一频率产生电路、第二频率产生电路与输出电路,第一频率产生电路用来产生具有第一振荡频率的第一时钟信号,第二频率产生电路用来产生具有第二振荡频率的第二时钟信号,以及输出电路接收第一时钟信号与第二时钟信号,并可依据振荡频率控制设定,输出第一时钟信号与第二时钟信号的其中一个信号作为输出时钟信号,而振荡频率控制设定可由时钟信号产生装置所包含的外部连接垫提供。本发明的时钟信号产生装置不需依靠软件即能达到正确输出对应频率的时钟信号,并可支持多种频率来源,可提高电路效能。
-
公开(公告)号:CN101924536A
公开(公告)日:2010-12-22
申请号:CN200910053079.3
申请日:2009-06-12
申请人: 昂宝电子(上海)有限公司
IPC分类号: H03K3/02 , H03K5/003 , H03K19/0175 , H03M1/66 , H01J61/56
CPC分类号: H03K3/01 , H03K5/1565 , H03K7/08 , H03M1/56 , H05B33/0815
摘要: 本发明提供了一种用于CCFL驱动系统的突发模式调光控制的低频振荡器。该振荡器系统包括被配置为接收第一电压并且至少基于与第一电压相关联的信息来生成第一电流的第一电压到电流转换器,以及被配置为接收第二电压并且至少基于与第二电压相关联的信息来生成第二电流的第二电压到电流转换器。此外,该振荡器系统还包括电流模式N比特数模转换器,其被配置为至少接收第二电流和第一时钟信号,并且被配置为至少基于与第二电流和第一时钟信号相关联的信息来生成第三电流。N是第一整数。第一时钟信号与第一时钟周期所对应的第一时钟频率相关联。此外,该振荡器系统还包括电流比较器,其被耦合到第一电压到电流转换器和电流模式N比特数模转换器。
-
公开(公告)号:CN108281419A
公开(公告)日:2018-07-13
申请号:CN201711461305.2
申请日:2017-12-28
申请人: 台湾积体电路制造股份有限公司
IPC分类号: H01L27/02
CPC分类号: H03K3/02332 , G06F17/5068 , H01L27/0233 , H03K3/01 , H03K3/356121 , H03K3/35625 , H03K19/094 , H03K23/58
摘要: 本发明的实施例提供了触发器电路的半导体标准单元和包括该单元的集成电路。触发器电路的半导体标准单元包括:沿着第一方向彼此基本平行地延伸的半导体鳍、设置在第一层级上并且沿着第一方向彼此基本平行地延伸的导电布线以及基本平行于基本垂直于第一方向的第二方向延伸并且形成在与第一层级不同的第二层级上的栅电极层。触发器电路包括由半导体鳍和栅电极层制成的晶体管,触发器接收数据输入信号,存储数据输入信号,并且响应于时钟信号输出指示存储的数据的数据输出信号,时钟信号是由半导体标准单元接收的唯一时钟信号,并且数据输入信号、时钟信号和数据输出信号通过至少导电布线在晶体管之中传输。
-
公开(公告)号:CN103684412B
公开(公告)日:2017-06-23
申请号:CN201310399161.8
申请日:2013-09-05
申请人: LS产电株式会社
发明人: 郑在锡
IPC分类号: H03K19/0185
CPC分类号: H03K3/01 , H03K3/356113
摘要: 公开了一种电平移位装置。用于将具有低电压电平的输入信号转换成具有高电压电平的输出信号的电平移位装置包括锁存型电平移位器和电压生成器。锁存型电平移位器包括两个上部上拉P通道晶体管和用于防止两个上部上拉P通道晶体管的栅源电压击穿的两个下部P通道晶体管。两个上部上拉P通道晶体管和两个下部P通道晶体管形成锁存结构。电压生成器生成电压以防止两个上部上拉P通道晶体管的栅源电压击穿,并且提供电压给两个下部P通道晶体管的栅极。
-
公开(公告)号:CN103515427B
公开(公告)日:2017-05-17
申请号:CN201310248906.0
申请日:2013-06-21
申请人: 英飞凌科技股份有限公司
IPC分类号: H01L29/739 , H01L29/06
CPC分类号: H03K17/127 , H01L29/0615 , H01L29/0619 , H01L29/0696 , H01L29/0834 , H01L29/404 , H01L29/407 , H01L29/7393 , H01L29/7395 , H01L29/7397 , H03K3/01 , H03K17/66
摘要: 本发明涉及反向导通IGBT。一种半导体器件包括第一导电类型的第一发射极区域,与第一导电类型互补的第二导电类型的第二发射极区域,以及布置在半导体本体中的第二导电类型的漂移区域。第一发射极区域和第二发射极区域布置在漂移区域和第一电极之间并且均连接到第一电极。单元区域的器件单元包括毗邻漂移区域的第一导电类型的本体区域,毗邻本体区域的第二导电类型的源极区域,以及毗邻本体区域并且通过栅极电介质与本体区域电介质绝缘的栅极电极。第二电极电连接到源极区域和本体区域。第一导电类型的浮置寄生区域布置在单元区域外部。
-
公开(公告)号:CN106209031A
公开(公告)日:2016-12-07
申请号:CN201610571943.9
申请日:2016-07-18
申请人: 珠海格力电器股份有限公司
摘要: 本发明提供一种时钟电路、时钟信号生成方法以及包括该时钟电路的控制芯片。所述时钟电路,包括:电源频率提取电路以及计时方波生成电路;所述电源频率提取电路用于对输入的市电进行频率检测,以提取出具有预定频率的市电电源信号;以及所述计时方波生成电路用于对提取出的所述电源信号进行处理,以生成计时用方波。采用上述时钟电路代替现有外部晶振实现计时功能,在实现计时精准、误差小的基础上,节约了芯片的IO端口资源,节约了成本。
-
公开(公告)号:CN106130509A
公开(公告)日:2016-11-16
申请号:CN201610453308.0
申请日:2016-06-21
申请人: 北京航空航天大学
摘要: 本发明公开了一种旋转径向脉冲发生器及其发生方法,旋转径向脉冲发生器主要包括壳体、定子面板、至少一组定子通道、转子面板、动力装置、旋转轴、至少一组转子通道,发生方法具体为:将介质在一定压力下从介质入口通入所述转子腔中,启动动力装置,旋转轴在动力装置的驱动下带动转子面板旋转,在旋转过程中交替实现三组定子通道与十八组转子通道的连通或不连通,介质在出口处形成周期性的径向脉冲。本发明提供的旋转径向脉冲发生器结构简单、紧凑,使用方便,使用液体或气体介质均可产生标准半正弦径向振荡射流。
-
公开(公告)号:CN105659499A
公开(公告)日:2016-06-08
申请号:CN201480056988.1
申请日:2014-10-14
申请人: 高通股份有限公司
IPC分类号: H03K19/00 , G11C7/10 , H03K19/003 , H04L25/02
CPC分类号: H03K3/01 , G11C7/1057 , H03K19/0005 , H03K19/00315 , H04L25/0278
摘要: 配置成驱动输出节点的输出驱动器包括具有多条支路的下拉区段以及具有多条上拉支路的上拉区段。每条支路和上拉支路包括数据路径和校准路径。下拉区段中的数据路径被配置成响应于互补数据输出信号的断言而导电至接地,而上拉区段中的数据路径被配置成响应于该互补数据输出信号的解除断言而导电至电源节点。
-
-
-
-
-
-
-
-
-