基于ZYNQ平台的PS端DDR直接访问方法及系统

    公开(公告)号:CN117520226B

    公开(公告)日:2024-03-26

    申请号:CN202410020307.1

    申请日:2024-01-08

    IPC分类号: G06F13/16 G06F13/40

    摘要: 本发明公开了基于ZYNQ平台的PS端DDR直接访问方法及系统,涉及信号处理技术领域;PL端根据输入数据生成操作请求和AXI总线请求;AXI连接模块根据AXI总线请求配置出对应的AXI总线,操作请求通过AXI总线传输至AXI连接模块;AXI连接模块通过HP端口与PS端内的DDR控制器通信;通过AXI总线配合HP端口实现AXI连接模块与DDR控制器之间的通信,实现PL端直接访问PS端DDR的方式,解决了带宽要求较高的数据的交互问题,同时PL端进行信号处理后可以直接将处理后的数据通过AXI总线和HP端口写入PS端DDR,不需要PL端挂载DDR的设计,节约硬件成本,缩小信号处理测试板设计面积。

    基于FPGA的视频图像处理方法、系统、终端及介质

    公开(公告)号:CN114938433B

    公开(公告)日:2022-10-11

    申请号:CN202210873804.7

    申请日:2022-07-25

    IPC分类号: H04N5/278

    摘要: 本发明公开了基于FPGA的视频图像处理方法、系统、终端及介质,涉及视频处理技术领域,其技术方案要点是:将接收的原始图像数据转化成一路8bit图像数据以及一路14bit图像数据;依据8bit图像数据和14bit图像数据进行目标跟踪分析,得到字符叠加命令;从当前时刻的字符叠加命令中筛选出不同于上一时刻的字符叠加命令的实时叠加信息;依据实时叠加信息对上一时刻中所保存的相应历史叠加执行信息进行替换,得到当前时刻的实时叠加执行信息;依据实时叠加执行信息在8bit图像数据中的图像特定区域叠加波门、十字线或字符,得到可输出的叠加图像数据。本发明有效降低了视频图像处理过程中的延迟,视频图像处理效率高。

    基于FPGA的视频图像处理方法、系统、终端及介质

    公开(公告)号:CN114938433A

    公开(公告)日:2022-08-23

    申请号:CN202210873804.7

    申请日:2022-07-25

    IPC分类号: H04N5/278

    摘要: 本发明公开了基于FPGA的视频图像处理方法、系统、终端及介质,涉及视频处理技术领域,其技术方案要点是:将接收的原始图像数据转化成一路8bit图像数据以及一路14bit图像数据;依据8bit图像数据和14bit图像数据进行目标跟踪分析,得到字符叠加命令;从当前时刻的字符叠加命令中筛选出不同于上一时刻的字符叠加命令的实时叠加信息;依据实时叠加信息对上一时刻中所保存的相应历史叠加执行信息进行替换,得到当前时刻的实时叠加执行信息;依据实时叠加执行信息在8bit图像数据中的图像特定区域叠加波门、十字线或字符,得到可输出的叠加图像数据。本发明有效降低了视频图像处理过程中的延迟,视频图像处理效率高。

    一种L波段机载接收机
    44.
    发明公开

    公开(公告)号:CN113437985A

    公开(公告)日:2021-09-24

    申请号:CN202110718487.7

    申请日:2021-06-28

    摘要: 本发明公开了一种L波段机载接收机,涉及雷达接收机,解决了接收机在L波段下的弊端。本发明包括接入本振输入信号和射频输入信号的接收机,接收机包括接收变频通道和视频处理器;所述接收变频通道接入射频输入信号输出变频后的射频输入信号,变频至中频的射频输入信号经检波得到视频信号,视频处理器接入视频信号AD采样,视频处理器还用于AGC控制和通道频率控制接收变频通道;视频处理器输出数字信号至FPGA处理。本发明采用数字化、模块化设计,更便于监测信号数据通道与自动化处理,便于载入机载雷达的数据诊断与数据分析系统,对各个环节均进行数字化控制和系统监测,方便管理和数据分析,完成与外部中央处理器的信息交互。

    基于国产DSP芯片实现图像压缩的图像处理系统

    公开(公告)号:CN113259679A

    公开(公告)日:2021-08-13

    申请号:CN202110733197.X

    申请日:2021-06-30

    IPC分类号: H04N19/42

    摘要: 本发明公开了基于国产DSP芯片实现图像压缩的图像处理系统,包括视频处理组件和信息处理组件,外部相机输入的图像数据经视频处理组件解码并转换为RGB视频数据,视频处理组件将RGB视频数据发送给信息处理组件;其特征在于,所述信息处理组件包括:FPGA、国产DSP芯片和核心处理器,所述FPGA采用JFM7K325T,国产DSP芯片采用FT‑M6678芯片,核心处理器采用T7‑AXP858;使用国产DSP芯片和一个T7‑AXP858芯片来替代原有进口的DSP芯片,国产DSP芯片负责相应的字符处理,T7‑AXP858芯片用于H.264图像压缩,同时支持离线预览功能。数据传输及处理速度快,稳定性好,国产DSP芯片匹配外接的DDR3,DDR3专门负责存储数据,处理系统容量大,且通用性好。

    一种信号处理模块及方法
    46.
    发明授权

    公开(公告)号:CN112565614B

    公开(公告)日:2021-05-14

    申请号:CN202110194944.7

    申请日:2021-02-22

    IPC分类号: H04N5/232 H04N5/33

    摘要: 本发明公开了一种信号处理模块,包括:对机载图像信号进行预处理后生成预处理图像信号发送至并口网络;将预处理图像信号进行镜像处理后生成镜像图像信号发送至并口网络;对预处理图像信号进行目标识别生成主识别图像信号,并对镜像图像信号进行目标识别生成次识别图像信号,发送至并口网络;对主识别图像信号进行编码生成第一图像信号发送至母板。本发明还公开了一种信号处理方法。本发明一种信号处理模块及方法,实现了在国产低频率处理器和国产低视野红外设备的前提下,保证红外图像中目标识别的即时性和准确性,为电子设备使用安全作出了重大贡献,并且有利于模块的小型化,减少了机载设备的占用空间。

    一种高功率印刷电路板
    47.
    发明公开

    公开(公告)号:CN112492862A

    公开(公告)日:2021-03-12

    申请号:CN202110008449.2

    申请日:2021-01-05

    IPC分类号: H05K7/20

    摘要: 本发明公开了一种高功率印刷电路板,包括散热冷板;所述散热冷板包括散热圆柱齿、散热筋肋和热管;所述散热筋肋设置在所述散热冷板的两侧;其中,所述散热筋肋水平设置;所述散热圆柱齿设置在所述散热冷板的中部。其有益效果是:具有多种散热结构,确保芯片能够充分的散热,使电路板能够维持在正常使用状态的温度,从而避免了芯片产生的热量过大而导致芯片的损坏,有效的保证了芯片的正常工作,能够确保信号的及时处理,有效的避免了信号的延误。

    一种电路板双芯片居中抗震加强结构及控制器电路板

    公开(公告)号:CN112423469A

    公开(公告)日:2021-02-26

    申请号:CN202110000647.4

    申请日:2021-01-04

    IPC分类号: H05K1/02 H05K1/18

    摘要: 本发明公开了一种电路板双芯片居中抗震加强结构及控制器电路板,涉及电子舱控制器领域,其技术方案要点是:包括处于同一平面的第一H型框架、第二H型框架,第二H型框架布设在第一H型框架内作为第一H型框架的横梁;第一H型框架、第二H型框架的布设方向相互垂直;第一H型框架的两开口端与第二H型框架对应的边线梁围合成两个居中分布的供第一芯片、第二芯片对应安装的加强框。本发明加固作用明显,受共振影响较弱;正面应力从PCB板过渡集中在加固结构,PCB板上应力主要集中在板卡外侧边缘,旋变解码模块交界处应力分布大大减少;引脚区域应力减少,有效避免疲劳应力裂纹的产生;应力集中分布区域较现有结构应力区域减少,结构改善有效。

    一种视频跟踪系统及方法
    50.
    发明公开

    公开(公告)号:CN110647173A

    公开(公告)日:2020-01-03

    申请号:CN201910958942.3

    申请日:2019-10-10

    发明人: 肖红 鄢冬斌

    IPC分类号: G05D3/10 G01C11/00

    摘要: 本发明公开了一种视频跟踪系统,图像输入支路接收图像采集设备采集的图像信号并发送至FPGA,FPGA将图像信号处理后发送储存单元储存为缓存图像;FPGA调取缓存图像并对缓存图像中的光斑进行检测后对光斑定位;FPGA根据光斑定位结果得出方位和俯仰调整数据,并将方位和俯仰调整数据通过串口通信支路发送至方位俯仰调整机构,方位俯仰调整机构根据方位和俯仰调整数据对图像采集设备的方位和俯仰调整使得图像采集设备持续捕捉光斑。本发明还公开了一种视频跟踪方法。本发明一旦检测到反射光斑后,视频跟踪系统发送指令控制转台停止转动,之后计算反射光斑位置,输出方位、俯仰调整参数至转台,最终使反射光斑位于图像正中心。