-
公开(公告)号:CN108053855A
公开(公告)日:2018-05-18
申请号:CN201711220592.8
申请日:2017-11-29
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G11C11/408
摘要: 本发明公开了一种基于SDRAM芯片的矩阵转置方法,提出了符合SDRAM芯片器件特性的读地址、写地址生成方法。对于采用SDRAM芯片作为大容量存储器件的矩阵转置应用来说,本发明原理简单,易于实现,数据连续输入输出时可以做到无缝对接,且无需进行刷新操作,转置效率可以达到100%。
-
公开(公告)号:CN118552392A
公开(公告)日:2024-08-27
申请号:CN202410538998.4
申请日:2024-04-30
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06T1/20 , G01S7/41 , G01S13/90 , G06F15/173 , G06F15/177
摘要: 本发明属于SAR成像、通信信号处理领域,具体涉及一种多模式SAR成像信号处理芯片大规模数据互联结构,旨在解决单一AXI4‑Stream支持的最大通道数量不能满足需求,且XE引擎复用度低、网络交换复杂的问题。本结构包括:4个外围IP与1个中央IP;每个外围IP与中央IP连接的master通道和slave通道各4个;以任一外围IP与中央IP互联的4个master通道为起点,将其余三个外围IP剩余的36个master通道目的路由地址段分成4组,每组覆盖9个目的路由地址段;运算引擎XE单元挂载在AXI4‑Stream接口上。本发明满足了所需的通道数,且提高了XE引擎的复用度、简化了网络交换。
-
公开(公告)号:CN117118478A
公开(公告)日:2023-11-24
申请号:CN202310903039.3
申请日:2023-07-21
申请人: 北京微电子技术研究所 , 北京时代民芯科技有限公司
IPC分类号: H04B1/59 , H04B1/7075 , H04B1/7156 , H04B1/74
摘要: 本发明属于通信测控领域,具体涉及了一种快速可靠捕获混合扩频信号的测控应答机系统及设备,旨在解决系统精度不够高,可靠性不强的温柔。本发明包括:数字下变频模块,用于接收信号并对信号进行数字下变频处理;直扩码捕获模块,用于捕获所述零中频信号并进行调制,获得扩频信号;跳频区间划分模块,用于根据跳频图案将所述扩频信号的带宽划分为并行的N个跳频区间;匹配滤波器模块,用于对信号进行滤波并进行N点傅里叶运算;捕获判决模块,将所述码相位与门限值进行比较,如果超过门限值,则判定为则捕获成功;同步刷新模块,用于通过同步刷新算法,进行动态刷新。本发明提高了测控应答机的捕获速度和可靠性。
-
公开(公告)号:CN108169716B
公开(公告)日:2020-05-19
申请号:CN201711220658.3
申请日:2017-11-29
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
摘要: 本发明公开了一种基于SDRAM芯片的SAR成像系统矩阵转置装置和图案交织方法,适用于对实时性要求很高的SAR成像应用。本发明根据SDRAM芯片的器件特性,将SDRAM芯片在页面跳转、读/写、刷新等操作产生的额外控制命令周期充分利用了起来,使得SAR成像系统矩阵转置装置在数据连续输入输出时可以做到无缝对接,转置效率可以达到100%。
-
公开(公告)号:CN115037430A
公开(公告)日:2022-09-09
申请号:CN202210137718.X
申请日:2022-02-15
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: H04L7/00
摘要: 本发明一种I、Q路DAC同步设计方法。在设计中,需要使用数字、模拟变换将多个电平的数字基带信号转换为模拟信号发送至IQ矢量调制器形成射频信号发送,需要保证IQ矢量相位,就需要I、Q两路的DAC同步工作,但是I路和Q路使用两个独立的MUXDAC,这样就需要一种方式将两个独立工作的DAC联系起来,并且能够判断出是否实现同步工作。本发明中采用两个DAC的输出时钟与数据的关联特性,将两个DAC的输出时钟进行比较,使用DAC输出时钟的2倍频的8相位时钟采样判断判断DAC工作是否同步,可以在设计实现上用较低频率实现高频数据的处理。
-
公开(公告)号:CN108169716A
公开(公告)日:2018-06-15
申请号:CN201711220658.3
申请日:2017-11-29
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
摘要: 本发明公开了一种基于SDRAM芯片的SAR成像系统矩阵转置装置和图案交织方法,适用于对实时性要求很高的SAR成像应用。本发明根据SDRAM芯片的器件特性,将SDRAM芯片在页面跳转、读/写、刷新等操作产生的额外控制命令周期充分利用了起来,使得SAR成像系统矩阵转置装置在数据连续输入输出时可以做到无缝对接,转置效率可以达到100%。
-
公开(公告)号:CN115037430B
公开(公告)日:2024-04-05
申请号:CN202210137718.X
申请日:2022-02-15
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: H04L7/00
摘要: 本发明一种I、Q路DAC同步设计方法。在设计中,需要使用数字、模拟变换将多个电平的数字基带信号转换为模拟信号发送至IQ矢量调制器形成射频信号发送,需要保证IQ矢量相位,就需要I、Q两路的DAC同步工作,但是I路和Q路使用两个独立的MUXDAC,这样就需要一种方式将两个独立工作的DAC联系起来,并且能够判断出是否实现同步工作。本发明中采用两个DAC的输出时钟与数据的关联特性,将两个DAC的输出时钟进行比较,使用DAC输出时钟的2倍频的8相位时钟采样判断判断DAC工作是否同步,可以在设计实现上用较低频率实现高频数据的处理。
-
公开(公告)号:CN108053855B
公开(公告)日:2021-01-08
申请号:CN201711220592.8
申请日:2017-11-29
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G11C11/408
摘要: 本发明公开了一种基于SDRAM芯片的矩阵转置方法,提出了符合SDRAM芯片器件特性的读地址、写地址生成方法。对于采用SDRAM芯片作为大容量存储器件的矩阵转置应用来说,本发明原理简单,易于实现,数据连续输入输出时可以做到无缝对接,且无需进行刷新操作,转置效率可以达到100%。
-
-
-
-
-
-
-