-
公开(公告)号:CN113805044B
公开(公告)日:2022-03-08
申请号:CN202111354981.6
申请日:2021-11-16
申请人: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网福建省电力有限公司电力科学研究院
IPC分类号: G01R31/28
摘要: 本发明实施例提供一种芯片可靠性评估方法、装置及芯片,该方法包括测试芯片的抗ESD能力;添加寄生元件和等效器件至芯片的内部电路,组成新电路,其中,所述寄生元件为所述芯片在电磁干扰下产生的电容和/或电感,所述等效器件为芯片封装等效的电阻和/或电感;对所述新电路进行老化测试,以确定所述芯片的老化特性;根据所述芯片的抗ESD能力和所述芯片的老化特性,对所述芯片进行可靠性评估。所述芯片可靠性评估方法实现了芯片在不同电磁干扰下的可靠性的评估。
-
公开(公告)号:CN113805044A
公开(公告)日:2021-12-17
申请号:CN202111354981.6
申请日:2021-11-16
申请人: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网福建省电力有限公司电力科学研究院
IPC分类号: G01R31/28
摘要: 本发明实施例提供一种芯片可靠性评估方法、装置及芯片,该方法包括测试芯片的抗ESD能力;添加寄生元件和等效器件至芯片的内部电路,组成新电路,其中,所述寄生元件为所述芯片在电磁干扰下产生的电容和/或电感,所述等效器件为芯片封装等效的电阻和/或电感;对所述新电路进行老化测试,以确定所述芯片的老化特性;根据所述芯片的抗ESD能力和所述芯片的老化特性,对所述芯片进行可靠性评估。所述芯片可靠性评估方法实现了芯片在不同电磁干扰下的可靠性的评估。
-
公开(公告)号:CN114050181B
公开(公告)日:2022-03-22
申请号:CN202210014429.0
申请日:2022-01-07
申请人: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC分类号: H01L29/06 , H01L29/78 , H01L21/336
摘要: 本发明实施例提供一种NLDMOS器件及制备方法、芯片,所述NLDMOS器件包括:衬底,所述衬底上方设有第一高压N阱区和第二高压N阱区,所述第一高压N阱区和第二高压N阱区之间留有衬底间隙;所述第一高压N阱区和第二高压N阱区上设有P型降低电场区,所述P型降低电场区经过所述衬底间隙;所述第一高压N阱区上还设有P型体区,所述第二高压N阱区上设有N型漂移区;所述P型体区、衬底间隙以及N型漂移区形成PIN结。所述NLDMOS器件的结构设计有效的提高了击穿电压。
-
公开(公告)号:CN114050181A
公开(公告)日:2022-02-15
申请号:CN202210014429.0
申请日:2022-01-07
申请人: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC分类号: H01L29/06 , H01L29/78 , H01L21/336
摘要: 本发明实施例提供一种NLDMOS器件及制备方法、芯片,所述NLDMOS器件包括:衬底,所述衬底上方设有第一高压N阱区和第二高压N阱区,所述第一高压N阱区和第二高压N阱区之间留有衬底间隙;所述第一高压N阱区和第二高压N阱区上设有P型降低电场区,所述P型降低电场区经过所述衬底间隙;所述第一高压N阱区上还设有P型体区,所述第二高压N阱区上设有N型漂移区;所述P型体区、衬底间隙以及N型漂移区形成PIN结。所述NLDMOS器件的结构设计有效的提高了击穿电压。
-
公开(公告)号:CN113964188A
公开(公告)日:2022-01-21
申请号:CN202111571321.3
申请日:2021-12-21
申请人: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC分类号: H01L29/06 , H01L29/78 , H01L21/336
摘要: 本发明涉及半导体技术领域,提供一种横向双扩散金属氧化物半导体场效应管及其制作方法。所述横向双扩散金属氧化物半导体场效应管,包括衬底、栅极区、源极区、漏极区、P型体区以及位于所述衬底上的N型阱区、P型阱区和N型漂移区,还包括:离子注入形成的P型漂移区;所述P型漂移区位于所述N型阱区内,所述P型漂移区与所述P型体区之间存在预设距离。本发明在N型阱区内增加P型漂移区,P型漂移区与N型阱区的接触面构成PN结,P型漂移区与N型漂移区形成双重RESURF结构,降低器件的表面电场,并且能够承担更高的击穿电压,维持较低的导通电阻。
-
公开(公告)号:CN113887025A
公开(公告)日:2022-01-04
申请号:CN202111088795.2
申请日:2021-09-16
申请人: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网福建省电力有限公司电力科学研究院
IPC分类号: G06F30/20 , G06F119/04 , G06F119/06
摘要: 本发明提供一种用于分析芯片老化的模拟仿真方法、装置及系统,属于芯片老化分析领域。所述方法包括:获取芯片上各器件的热网表和第一电网表;根据器件的热网表确定该器件在工作过程中的工作温度;根据器件的第一电网表获取该器件在工作温度下对应的电学参数;根据器件在工作温度下的电学参数,通过模拟仿真得到该器件老化后的性能参数;根据各器件的老化后的性能参数,通过模拟仿真得到所述芯片老化后的性能变化。基于热网表和第一电网表进行仿真得到各个器件在工作温度下老化后的电学参数,然后再根据老化后的电学参数仿真得到芯片老化后的性能参数,在进行芯片老化仿真时充分考虑不同器件各自的温度,使得老化仿真结果更准确。
-
公开(公告)号:CN116525659B
公开(公告)日:2023-09-12
申请号:CN202310798837.4
申请日:2023-07-03
申请人: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司
IPC分类号: H01L29/40 , H01L29/78 , H01L21/336
摘要: 本发明涉及半导体领域,提供一种纵向栅LDMOSFET器件及制造方法、功率芯片。纵向栅LDMOSFET器件包括半导体衬底、阱区、体区、漂移区、源区以及漏区,还包括:纵向设置于所述体区与所述漂移区之间的氧化层,以及纵向设置于体区的纵向栅结构;所述氧化层和所述纵向栅结构均与所述阱区相接,所述漂移区与所述纵向栅结构之间的体区与所述氧化层以及所述漂移区构成第一场板结构;所述纵向栅结构包括纵向栅以及栅氧化层,所述纵向栅以及位于纵向栅底部的栅氧化层与所述阱区构成第二场板结构。本发明通过纵向设置氧化层和纵向栅结构,形成双场板结构,提高器件的击穿电压,同时减少漂移区的横向面积,从而减少芯片所占面积,降低成本。
-
公开(公告)号:CN114864666B
公开(公告)日:2023-02-24
申请号:CN202210810588.1
申请日:2022-07-11
申请人: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网上海市电力公司 , 国家电网有限公司
IPC分类号: H01L29/06 , H01L29/78 , H01L21/336 , H01L27/088
摘要: 本发明涉及半导体技术领域,公开了一种NLDMOS器件、NLDMOS器件的制备方法及芯片。所述NLDMOS器件包括:衬底;设于所述衬底上的P型体区与N型漂移区;设于所述N型漂移区上的场氧化层与N型掺杂区;以及设于所述场氧化层与所述N型掺杂区上的栅极,其中,所述N型掺杂区包括所述场氧化层、所述栅极与所述N型漂移区的交界区。本发明中的N型掺杂区可在保证一定的关断状态下的击穿电压(BVoff)下减小NLDMOS器件的导通电阻,同时有效地将电力线密度重新分布以降低交界区的电场峰值,在器件大注入时为漂移区提供额外的净电荷,从而能够使Kirk效应得到有效的抑制,进而提高导通状态下的击穿电压(BVon),即,提高NLDMOS器件的安全工作区和可靠性。
-
公开(公告)号:CN115373950B
公开(公告)日:2023-01-24
申请号:CN202211316658.4
申请日:2022-10-26
申请人: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC分类号: G06F11/30 , G06F16/16 , G06F16/178 , G06F21/60
摘要: 本发明涉及芯片领域,公开一种工控机与数据监测系统。所述工控机包括:监测模块,用于在监测到所述工控机上的特定数据文件夹内的生产数据发生变化的情况下,获取所述特定数据文件夹内发生变化的生产数据的生成时间;提取模块,用于提取所述特定数据文件夹的原始数据摘要;插入模块,用于将所述生成时间作为时间戳插入所述原始数据摘要中,以形成所述特定数据文件夹的第一数据摘要;以及发送模块,用于发送所述特定数据文件夹的名称与所述第一数据摘要。由此,本发明可有效地避免生产数据被篡改,以确保生产数据的真实准确性。
-
公开(公告)号:CN115274859B
公开(公告)日:2023-01-20
申请号:CN202211205804.6
申请日:2022-09-30
申请人: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC分类号: H01L29/78 , H01L29/06 , H01L29/40 , H01L21/336
摘要: 本发明涉及半导体领域,提供一种LDMOS晶体管及其制造方法。所述LDMOS晶体管包括衬底、P型体区、N型漂移区、N型高压阱区、位于P型体区的源极、位于N型漂移区的漏极、栅极以及浅槽隔离区,所述N型漂移区设置有P型掺杂区,所述P型掺杂区包覆浅槽隔离区的下缘边角且与漏极相接,所述P型掺杂区与N型漂移区形成PN结,以分担漏极与N型漂移区之间的电场;所述浅槽隔离区的上表面设置有多晶硅场板结构;所述多晶硅场板结构、所述浅槽隔离区与所述P型掺杂区构成RESURF结构,以降低P型掺杂区与N型漂移区之间的电场。本发明可以降低漏端在沟道方向的电场强度,提高器件的导通击穿电压,同时降低热载流子效应。
-
-
-
-
-
-
-
-
-