用于连续单元中建立/保持表征的方法和系统

    公开(公告)号:CN101771400A

    公开(公告)日:2010-07-07

    申请号:CN200910143856.3

    申请日:2009-05-31

    发明人: 陈克明 萧庆和

    IPC分类号: H03K3/02 H03K5/00

    CPC分类号: H03K3/0315 G01R31/31725

    摘要: 本发明提供了一种片上逻辑单元时序表征(characterization)电路,以及一种导出顺序单元上的建立(setup)/保持表征的方法和一种表征逻辑单元的传播时延的方法。要被表征建立/保持时间的连续单元彼此靠近地复制形成。第一时钟信号在第一连续单元的第二时钟信号的转换时被采样,建立时间通过第一时序的输出信号中的状态转换来确定。第二时钟信号在另一个连续单元的第一时钟信号的转换时被采样,保持时间通过第二连续单元的输出信号中的状态转换来确定。

    用于连续单元中建立/保持表征的方法和系统

    公开(公告)号:CN101771400B

    公开(公告)日:2012-06-20

    申请号:CN200910143856.3

    申请日:2009-05-31

    发明人: 陈克明 萧庆和

    IPC分类号: H03K3/02 H03K5/00

    CPC分类号: H03K3/0315 G01R31/31725

    摘要: 本发明提供了一种片上逻辑单元时序表征(characterization)电路,以及一种导出顺序单元上的建立(setup)/保持表征的方法和一种表征逻辑单元的传播时延的方法。要被表征建立/保持时间的连续单元彼此靠近地复制形成。第一时钟信号在第一连续单元的第二时钟信号的转换时被采样,建立时间通过第一时序的输出信号中的状态转换来确定。第二时钟信号在另一个连续单元的第一时钟信号的转换时被采样,保持时间通过第二连续单元的输出信号中的状态转换来确定。

    标准元件单元反偏压架构

    公开(公告)号:CN100353554C

    公开(公告)日:2007-12-05

    申请号:CN200410074148.6

    申请日:2004-09-03

    IPC分类号: H01L27/092 H01L21/82

    CPC分类号: H01L27/11807

    摘要: 本发明提供一种标准元件单元反偏压架构。该结构包括一个CMOS元件单元,该CMOS元件单元至少包括第一和第二CMOS晶体管,该第一和第二CMOS晶体管分别有位于第一和第二阱中的第一和第二晶体管掺杂区。其中,每个晶体管掺杂区分别用一个对应的电源电位或接地电位施以偏压。本发明的一个实施例中还包括一个分接单元,该分接单元分别有位于第一和第二阱中的第一和第二分接单元掺杂区。其中,每个分接单元掺杂区分别用一个不同于电源电位和接地电位的电位施以偏压。本发明提供的标准元件单元反偏压架构,能够有效降低待命漏电功耗,从而提高元件的性能。

    标准元件单元反偏压架构

    公开(公告)号:CN1591869A

    公开(公告)日:2005-03-09

    申请号:CN200410074148.6

    申请日:2004-09-03

    IPC分类号: H01L27/092 H01L21/82

    CPC分类号: H01L27/11807

    摘要: 本发明提供一种标准元件单元反偏压架构。该结构包括一个CMOS元件单元,该CMOS元件单元至少包括第一和第二CMOS晶体管,该第一和第二CMOS晶体管分别有位于第一和第二阱中的第一和第二晶体管掺杂区。其中,每个晶体管掺杂区分别用一个对应的电源电位或接地电位施以偏压。本发明的一个实施例中还包括一个分接单元,该分接单元分别有位于第一和第二阱中的第一和第二分接单元掺杂区。其中,每个分接单元掺杂区分别用一个不同于电源电位和接地电位的电位施以偏压。本发明提供的标准元件单元反偏压架构,能够有效降低待命漏电功耗,从而提高元件的性能。

    标准元件单元反偏压架构

    公开(公告)号:CN2736921Y

    公开(公告)日:2005-10-26

    申请号:CN200420093326.5

    申请日:2004-09-03

    CPC分类号: H01L27/11807

    摘要: 本实用新型提供一种标准元件单元反偏压架构。该结构包括一个CMOS元件单元,该CMOS元件单元至少包括第一和第二CMOS晶体管,该第一和第二CMOS晶体管分别有位于第一和第二阱中的第一和第二晶体管掺杂区。其中,每个晶体管掺杂区分别用一个对应的电源电位或接地电位施以偏压。本实用新型的一个实施例中还包括一个分接单元,该分接单元分别有位于第一和第二阱中的第一和第二分接单元掺杂区。其中,每个分接单元掺杂区分别用一个不同于电源电位和接地电位的电位施以偏压。本实用新型提供的标准元件单元反偏压架构,能够有效降低待命漏电功耗,从而提高元件的性能。