-
公开(公告)号:CN1866528A
公开(公告)日:2006-11-22
申请号:CN200610082638.X
申请日:2003-12-11
Applicant: 国际商业机器公司
CPC classification number: H01L29/6656 , H01L21/823807 , H01L21/823864 , H01L21/84 , H01L27/1203 , H01L29/42316 , H01L29/7842 , H01L29/7843 , H01L29/808
Abstract: 受张力和/或压缩力的衬底提高了在其中制造的器件性能。可以通过选择设置在器件沟道区上的栅极侧壁间隔层的适当材料而在衬底上施加张力和/或压缩力,其中间隔层与栅极和衬底相邻地形成,并施加力在相邻的衬底区域上。另一实施例包括使用通过氧化膨胀的多晶硅制成的SOI侧壁间隔层在沟道的平面中施加压缩应力。压缩力或张力下的衬底区域显示出与没有受应力的衬底不同的电荷迁移率特性。通过可控制地改变形成在衬底上的NFET和PFET内的这些应力,已经被证明可以提高IC性能。
-
公开(公告)号:CN100481468C
公开(公告)日:2009-04-22
申请号:CN200610082638.X
申请日:2003-12-11
Applicant: 国际商业机器公司
CPC classification number: H01L29/6656 , H01L21/823807 , H01L21/823864 , H01L21/84 , H01L27/1203 , H01L29/42316 , H01L29/7842 , H01L29/7843 , H01L29/808
Abstract: 受张力和/或压缩力的衬底提高了在其中制造的器件性能。可以通过选择设置在器件沟道区上的栅极侧壁间隔层的适当材料而在衬底上施加张力和/或压缩力,其中间隔层与栅极和衬底相邻地形成,并施加力在相邻的衬底区域上。另一实施例包括使用通过氧化膨胀的多晶硅制成的SOI侧壁间隔层在沟道的平面中施加压缩应力。压缩力或张力下的衬底区域显示出与没有受应力的衬底不同的电荷迁移率特性。通过可控制地改变形成在衬底上的NFET和PFET内的这些应力,已经被证明可以提高IC性能。
-
公开(公告)号:CN1612326B
公开(公告)日:2010-05-26
申请号:CN200410069252.6
申请日:2004-07-15
Applicant: 国际商业机器公司
IPC: H01L21/8238 , H01L21/336 , H01L27/092 , H01L29/78
CPC classification number: H01L29/7845 , H01L21/823807 , H01L21/823835 , H01L21/823842 , H01L29/4908 , H01L29/66795 , H01L29/785
Abstract: 本发明提供了一种调节半导体器件中载流子迁移率的方法和装置。在制造互补型金属-氧化物-半导体(CMOS)场效应晶体管(包括nFET和pFET)时,通过使栅极材料和金属反应在晶体管栅极内产生应力合金(最好是CoSi2、NiSi、或PdSi),提高或调节了载流子的迁移率。在nFET和pFET同时存在的情况中,各个合金的固有应力在各个晶体管的沟道上导致相反的应变。通过在nFET和pFET合金或硅化物中保持相反的应变,在单个芯片或衬底上的两类晶体管的载流子迁移率都可得到提高,从而提高CMOS器件和集成电路的性能。
-
公开(公告)号:CN1612326A
公开(公告)日:2005-05-04
申请号:CN200410069252.6
申请日:2004-07-15
Applicant: 国际商业机器公司
IPC: H01L21/8238 , H01L21/336 , H01L27/092 , H01L29/78
CPC classification number: H01L29/7845 , H01L21/823807 , H01L21/823835 , H01L21/823842 , H01L29/4908 , H01L29/66795 , H01L29/785
Abstract: 本发明提供了一种调节半导体器件中载流子迁移率的方法和装置。在制造互补型金属-氧化物-半导体(CMOS)场效应晶体管(包括nFET和pFET)时,通过使栅极材料和金属反应在晶体管栅极内产生应力合金(最好是CoSi2、NiSi、或PdSi),提高或调节了载流子的迁移率。在nFET和pFET同时存在的情况中,各个合金的固有应力在各个晶体管的沟道上导致相反的应变。通过在nFET和pFET合金或硅化物中保持相反的应变,在单个芯片或衬底上的两类晶体管的载流子迁移率都可得到提高,从而提高CMOS器件和集成电路的性能。
-
公开(公告)号:CN1306585C
公开(公告)日:2007-03-21
申请号:CN200310121332.7
申请日:2003-12-11
Applicant: 国际商业机器公司
CPC classification number: H01L29/6656 , H01L21/823807 , H01L21/823864 , H01L21/84 , H01L27/1203 , H01L29/42316 , H01L29/7842 , H01L29/7843 , H01L29/808
Abstract: 受张力和/或压缩力的衬底提高了在其中制造的器件性能。可以通过选择设置在器件沟道区上的栅极侧壁间隔层的适当材料而在衬底上施加张力和/或压缩力,其中间隔层与栅极和衬底相邻地形成,并施加力在相邻的衬底区域上。另一实施例包括使用通过氧化膨胀的多晶硅制成的SOI侧壁间隔层在沟道的平面中施加压缩应力。压缩力或张力下的衬底区域显示出与没有受应力的衬底不同的电荷迁移率特性。通过可控制地改变形成在衬底上的NFET和PFET内的这些应力,已经被证明可以提高IC性能。
-
公开(公告)号:CN1532912A
公开(公告)日:2004-09-29
申请号:CN200310121332.7
申请日:2003-12-11
Applicant: 国际商业机器公司
CPC classification number: H01L29/6656 , H01L21/823807 , H01L21/823864 , H01L21/84 , H01L27/1203 , H01L29/42316 , H01L29/7842 , H01L29/7843 , H01L29/808
Abstract: 受张力和/或压缩力的衬底提高了在其中制造的器件性能。可以通过选择设置在器件沟道区上的栅极侧壁间隔层的适当材料而在衬底上施加张力和/或压缩力,其中间隔层与栅极和衬底相邻地形成,并施加力在相邻的衬底区域上。另一实施例包括使用通过氧化膨胀的多晶硅制成的SOI侧壁间隔层在沟道的平面中施加压缩应力。压缩力或张力下的衬底区域显示出与没有受应力的衬底不同的电荷迁移率特性。通过可控制地改变形成在衬底上的NFET和PFET内的这些应力,已经被证明可以提高IC性能。
-
-
-
-
-