-
公开(公告)号:CN103972944A
公开(公告)日:2014-08-06
申请号:CN201310044701.0
申请日:2013-02-05
申请人: 飞思卡尔半导体公司
CPC分类号: H02J7/0052 , H02J2007/0062 , H03F3/45183
摘要: 本发明提供自适应电压放大器和电池充电器检测。一种放大器将自适应电压施加到输出端子。一种偏置电路在不存在与输出端子连接的上拉电阻时的第一外部连接条件下提供比当这样的上拉电阻存在时更大的偏置电流。所述放大器在不存在上拉电阻时将不同于当这样的上拉电阻存在时的电压施加到输出端子。所述电路可被用在用于通过连接器从电池充电器接收充电电流的便携式装置中,所述连接器具有用于与电池充电器连接的D+管脚,并且与放大器输出端子连接以用于电池充电器检测。所述便携式装置可满足USB电池充电器规范修订1.2。
-
公开(公告)号:CN105988548A
公开(公告)日:2016-10-05
申请号:CN201510143902.5
申请日:2015-02-05
申请人: 飞思卡尔半导体公司
IPC分类号: G06F1/26
摘要: 本发明涉及用于集成电路的初始操作模式。一种集成电路(IC)及相关方法,支持使用前配置,用于为IC从多个操作模式中确定初始/优选的操作模式,所述多个操作模式是在IC的加电周期之后可以进入的操作模式。初始/优选的操作模式能够在IC的设计阶段之后确定,使得在IC操作期间,通过首先要求在IC在缺省操作模式中加电以及随后运行执行代码以对IC进行重新编程来进入对由IC集成商/用户使用的应用来说优选的操作模式,而不发生浪费的功率或者延迟。配置确定用于内核处理和/或外围模块的时钟频率和/或功率水平,以及允许相同IC设计/管芯被集成商/用户定位至为一系列不同的电力使用/性能应用。
-
公开(公告)号:CN104700886A
公开(公告)日:2015-06-10
申请号:CN201310654610.9
申请日:2013-12-06
申请人: 飞思卡尔半导体公司
IPC分类号: G11C11/413
CPC分类号: G06F1/3203 , G06F1/3275 , G06F3/065 , G06F11/07 , G06F11/3037 , G06F11/3055 , G06F11/3058 , G11C5/143 , G11C5/148 , G11C7/1063 , G11C7/20 , H03K3/0315 , H03L7/00 , Y02D10/13 , Y02D10/14 , G11C5/14
摘要: 用于数据处理器的电源控制电路用相应于存储器性能等级的供电电压供应存储器阵列。所述性能等级包括完全性能等级进而省电性能等级。电压传感电路传感所述存储器阵列的电压等级并且输出电源状态信号。所述电源状态信号用于确定当所述存储器阵列是苏醒时,能够被访问。
-
公开(公告)号:CN104575586A
公开(公告)日:2015-04-29
申请号:CN201310480380.9
申请日:2013-10-15
申请人: 飞思卡尔半导体公司
IPC分类号: G11C11/413 , G11C29/42
CPC分类号: G11C29/50016 , G06F1/3275 , G06F1/3296 , G11C5/147 , G11C11/417 , G11C29/50004 , G11C29/52 , G11C2029/0409 , Y02D10/14 , Y02D10/172
摘要: 本发明涉及基于错误信息的存储器设备保持模式。用于存储器设备的控制器,具有用于控制提供给在操作模式下和在保持模式下的存储器元件的功率的功率控制部。监视部接收并监视错误信息且存储部存储保持参数。在操作模式下,功率控制部使得操作电压被施加于存储器元件,并且在保持模式下,功率控制部使得时变电压被施加于存储器。功率控制部还基于保持参数而使得跨存储器元件的电压在第一保持电压与第二保持电压之间改变。
-
-
公开(公告)号:CN103297034A
公开(公告)日:2013-09-11
申请号:CN201210047612.7
申请日:2012-02-28
申请人: 飞思卡尔半导体公司
IPC分类号: H03K19/0185
CPC分类号: H03K3/356182
摘要: 本发明涉及电压电平移位器。电压电平移位器具有输入电路,其具有耦接到输入节点的反相器、栅极耦接到所述反相器的第一节点的下拉控制晶体管、以及栅极耦接到所述反相器的第二节点的上拉控制晶体管。下拉和上拉控制晶体管的源极耦接到低参考电压。瞬态连通性限制器(TCL)具有下拉和上拉晶体管。两个控制输入耦接到所述反相器的相应的第一和第二节点,并且路径输入耦接到下拉和上拉控制晶体管的相应的漏极。输出电路具有耦接到TCL的上拉和下拉节点的输入。在输入节点处的电压电平转换期间,TCL通过TCL上拉晶体管从饱和操作区转换到亚阈值而将上拉节点连接到所述低参考电压。
-
公开(公告)号:CN104080270A
公开(公告)日:2014-10-01
申请号:CN201310209342.X
申请日:2013-03-25
申请人: 飞思卡尔半导体公司
IPC分类号: H05K1/11
CPC分类号: H05K1/112 , H05K1/0268 , H05K3/225 , H05K3/3421 , H05K2201/09663 , H05K2203/176
摘要: 本发明涉及用于电路板的分离垫。一种电子器件,例如电路板,具有用于连接至构件的接触部的触垫以及垫部互连。所述触垫具有物理分离的垫部。所述垫部互连电连接所述触垫的垫部,并独立于垫部上的任意安装连接。为单个触垫提供多个垫部,使得即使一个垫部发生例如脱落的损害,触垫也能工作。示例应用是EMC(电磁兼容)和/或ESD(静电放电)测试电路板。
-
公开(公告)号:CN103576082A
公开(公告)日:2014-02-12
申请号:CN201210401167.X
申请日:2012-08-06
申请人: 飞思卡尔半导体公司
IPC分类号: G01R31/3185
CPC分类号: G01R31/318541
摘要: 一种低功率扫描触发器单元,包括多路复用器,主锁存器,扫描从锁存器,和数据从锁存器。所述主锁存器连接到多路复用器,并用于产生第一锁存信号。所述扫描从锁存器连接到主锁存器,并产生扫描输出(SO)信号。所述数据从锁存器连接到所述主锁存器,并基于扫描使能(SE)输入信号和所述第一锁存信号产生Q输出。所述Q输出在扫描模式期间保持预定电平,其减少了连接到所述扫描触发器单元的细合逻辑的不必要切换并且因此减少了功率损耗。
-
公开(公告)号:CN103576076A
公开(公告)日:2014-02-12
申请号:CN201210352772.2
申请日:2012-07-27
申请人: 飞思卡尔半导体公司
CPC分类号: G01R31/318536 , G01R31/318558 , G01R31/3187 , G11C29/32 , G11C29/40
摘要: 本发明公开涉及用于执行扫描测试的系统和方法。更具体而言,一种用于对集成电路执行扫描测试的系统包括旁路信号发生器和第一扫描旁路电路,所述集成电路诸如可被封装为不同封装类型并且具有被使能的不同特征的片上系统(SoC)。旁路信号发生器基于芯片封装信息生成第一旁路信号。第一旁路信号指示与所述SoC的第一非通用电路块关联的第一扫描链是否要被旁路。第一扫描链响应于第一旁路信号而被旁路。通过基于封装信息使能部分扫描测试,可以避免由确定SoC存在故障的全扫描测试导致的无意的产率损失。
-
公开(公告)号:CN103383543B
公开(公告)日:2017-08-15
申请号:CN201210195682.7
申请日:2012-05-02
申请人: 飞思卡尔半导体公司
IPC分类号: G05B19/04
CPC分类号: H04L49/109
摘要: 本发明涉及片上系统及其控制模块。一种片上系(SoC),其具有第一组开关和第二组开关,第一组开关中的每个开关具有用于路由SoC信号的第一端子,以及第二端子。第二组开关中的每个开关具有用于与第一组开关路由信号的第三端子,以及第四端子。一种SoC控制模块定义开关配置,并且包括第一存储器部分,其存储用于第一组开关的第一开关协议。对于第一组开关中的开关,这定义了第一端子中的一个与第二端子之间的电路径。第二存储器部分存储用于第二组开关的第二开关协议,并且对于第二组开关中的开关,定义第三端子中的一个与第四端子之间的电路径。
-
-
-
-
-
-
-
-
-