鎖相迴路
    3.
    发明专利
    鎖相迴路 审中-公开
    锁相回路

    公开(公告)号:TW201904201A

    公开(公告)日:2019-01-16

    申请号:TW107118948

    申请日:2018-06-01

    Abstract: 全數位鎖相迴路接收用於使全數位鎖相迴路內的類比電路運行的類比輸入電源電壓。本公開的實施例的全數位鎖相迴路將類比輸入電源電壓按比例調整以提供用於使全數位鎖相迴路內的數位電路運行的數位輸入電源電壓。類比電路包含時間數位轉換器以測量全數位鎖相迴路內的相位誤差。時間數位轉換器的解析度至少部分地依賴於數位輸入電源電壓。數位電路調節數位輸入電源電壓以穩定在製程、電壓及/或溫度變化時的時間數位轉換器的解析度。此穩定的時間數位轉換器的解析度可使得全數位鎖相迴路保持在製程、電壓及/或溫度變化時的固定帶內相位雜訊。

    Abstract in simplified Chinese: 全数码锁相回路接收用于使全数码锁相回路内的模拟电路运行的模拟输入电源电压。本公开的实施例的全数码锁相回路将模拟输入电源电压按比例调整以提供用于使全数码锁相回路内的数字电路运行的数码输入电源电压。模拟电路包含时间数码转换器以测量全数码锁相回路内的相位误差。时间数码转换器的分辨率至少部分地依赖于数码输入电源电压。数字电路调节数码输入电源电压以稳定在制程、电压及/或温度变化时的时间数码转换器的分辨率。此稳定的时间数码转换器的分辨率可使得全数码锁相回路保持在制程、电压及/或温度变化时的固定带内相位噪声。

    扇出型封裝中的半導體結構
    4.
    发明专利
    扇出型封裝中的半導體結構 审中-公开
    扇出型封装中的半导体结构

    公开(公告)号:TW201836113A

    公开(公告)日:2018-10-01

    申请号:TW106116672

    申请日:2017-05-19

    Abstract: 一種扇出型封裝中的半導體結構,具有相鄰於半導體晶粒的一側的模製化合物。磁性結構設置於模製化合物上方、半導體晶粒上方及傳輸線周圍,傳輸線耦合至半導體晶粒的積體電路。磁性結構具有頂部磁性部分、底部磁性部分、第一側磁性部分及第二側磁性部分。第一側磁性部分及第二側磁性部分耦合至頂部磁性部分及底部磁性部分。第一側磁性部分及第二側磁性部分具有錐形側壁。

    Abstract in simplified Chinese: 一种扇出型封装中的半导体结构,具有相邻于半导体晶粒的一侧的模制化合物。磁性结构设置于模制化合物上方、半导体晶粒上方及传输线周围,传输线耦合至半导体晶粒的集成电路。磁性结构具有顶部磁性部分、底部磁性部分、第一侧磁性部分及第二侧磁性部分。第一侧磁性部分及第二侧磁性部分耦合至顶部磁性部分及底部磁性部分。第一侧磁性部分及第二侧磁性部分具有锥形侧壁。

    載波產生器、包含載波產生器的射頻互連件及使用方法
    5.
    发明专利
    載波產生器、包含載波產生器的射頻互連件及使用方法 审中-公开
    载波产生器、包含载波产生器的射频互连件及使用方法

    公开(公告)号:TW201725885A

    公开(公告)日:2017-07-16

    申请号:TW105135589

    申请日:2016-11-02

    Abstract: 一種載波產生器包含經組態以接收頻率命令字(FCW)訊號之相位累加器。該載波產生器包含:加法器,其連接至該相位累加器;及環路濾波器,其經組態以接收該加法器之輸出。該載波產生器包含複數個調諧配置,每一調諧配置經組態以接收該環路濾波器之輸出。每一調諧配置包含經組態以接收該環路濾波器之該輸出之電子振盪器。每一調諧配置包含壓控延遲線(VCDL),該壓控延遲線(VCDL)經組態以接收該電子振盪器之輸出並提供調諧配置輸出。每一調諧配置包含相位偵測器,該相位偵測器經組態以接收對應經恢復時脈訊號及來自對應調諧配置輸出之回饋。每一調諧配置包含計數器,該計數器經組態以接收該相位偵測器之輸出並將輸出提供至該VCDL。

    Abstract in simplified Chinese: 一种载波产生器包含经组态以接收频率命令字(FCW)信号之相位累加器。该载波产生器包含:加法器,其连接至该相位累加器;及环路滤波器,其经组态以接收该加法器之输出。该载波产生器包含复数个调谐配置,每一调谐配置经组态以接收该环路滤波器之输出。每一调谐配置包含经组态以接收该环路滤波器之该输出之电子振荡器。每一调谐配置包含压控延迟线(VCDL),该压控延迟线(VCDL)经组态以接收该电子振荡器之输出并提供调谐配置输出。每一调谐配置包含相位侦测器,该相位侦测器经组态以接收对应经恢复时脉信号及来自对应调谐配置输出之回馈。每一调谐配置包含计数器,该计数器经组态以接收该相位侦测器之输出并将输出提供至该VCDL。

    通信系統及資料通信之方法
    6.
    发明专利
    通信系統及資料通信之方法 审中-公开
    通信系统及数据通信之方法

    公开(公告)号:TW201722123A

    公开(公告)日:2017-06-16

    申请号:TW105138968

    申请日:2016-11-25

    Abstract: 一種通信系統包含經組態以產生一第一載波訊號之一載波產生器及經組態以回應於該第一載波訊號而解調變一經調變訊號之一解調變器。該解調變器包含一濾波器及一增益調整電路。該濾波器經組態以對一第一訊號濾波。該第一訊號係該第一載波訊號與該經調變訊號之一乘積。該濾波器具有一第一截止頻率及一增益。該濾波器之該增益受控於一控制訊號集。該增益調整電路經組態以基於該經濾波之第一訊號之一電壓或一第二訊號之一電壓調整該濾波器之該增益。該可調整增益電路經組態以產生該控制訊號集。

    Abstract in simplified Chinese: 一种通信系统包含经组态以产生一第一载波信号之一载波产生器及经组态以回应于该第一载波信号而解调制一经调制信号之一解调制器。该解调制器包含一滤波器及一增益调整电路。该滤波器经组态以对一第一信号滤波。该第一信号系该第一载波信号与该经调制信号之一乘积。该滤波器具有一第一截止频率及一增益。该滤波器之该增益受控于一控制信号集。该增益调整电路经组态以基于该经滤波之第一信号之一电压或一第二信号之一电压调整该滤波器之该增益。该可调整增益电路经组态以产生该控制信号集。

    包含校準系統之射頻互連件及使用方法
    10.
    发明专利
    包含校準系統之射頻互連件及使用方法 审中-公开
    包含校准系统之射频互连件及使用方法

    公开(公告)号:TW201724770A

    公开(公告)日:2017-07-01

    申请号:TW105138971

    申请日:2016-11-25

    Abstract: 一種射頻互連件(RFI)包含:一傳輸器側,其連接至一通道之一第一端;一接收器側,其連接至該通道之與該第一端相對之一第二端;及一校準系統。該接收器側包含以下組態中之至少一者:(a)至少一個增益控制放大器(GCA);或(b)至少一個類比轉數位轉換器(ADC)。該校準系統經組態以透過該通道傳輸一預定資料集、自該至少一個ADC或該至少一個GCA接收一輸出且基於一所量測資料集而校準該至少一個ADC或該至少一個GCA。該輸出包含基於透過通道傳輸之該預定資料集之該所量測資料集。

    Abstract in simplified Chinese: 一种射频互连件(RFI)包含:一传输器侧,其连接至一信道之一第一端;一接收器侧,其连接至该信道之与该第一端相对之一第二端;及一校准系统。该接收器侧包含以下组态中之至少一者:(a)至少一个增益控制放大器(GCA);或(b)至少一个模拟转数码转换器(ADC)。该校准系统经组态以透过该信道传输一预定数据集、自该至少一个ADC或该至少一个GCA接收一输出且基于一所量测数据集而校准该至少一个ADC或该至少一个GCA。该输出包含基于透过信道传输之该预定数据集之该所量测数据集。

Patent Agency Ranking