-
公开(公告)号:CN118552392A
公开(公告)日:2024-08-27
申请号:CN202410538998.4
申请日:2024-04-30
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06T1/20 , G01S7/41 , G01S13/90 , G06F15/173 , G06F15/177
摘要: 本发明属于SAR成像、通信信号处理领域,具体涉及一种多模式SAR成像信号处理芯片大规模数据互联结构,旨在解决单一AXI4‑Stream支持的最大通道数量不能满足需求,且XE引擎复用度低、网络交换复杂的问题。本结构包括:4个外围IP与1个中央IP;每个外围IP与中央IP连接的master通道和slave通道各4个;以任一外围IP与中央IP互联的4个master通道为起点,将其余三个外围IP剩余的36个master通道目的路由地址段分成4组,每组覆盖9个目的路由地址段;运算引擎XE单元挂载在AXI4‑Stream接口上。本发明满足了所需的通道数,且提高了XE引擎的复用度、简化了网络交换。
-
公开(公告)号:CN117118478A
公开(公告)日:2023-11-24
申请号:CN202310903039.3
申请日:2023-07-21
申请人: 北京微电子技术研究所 , 北京时代民芯科技有限公司
IPC分类号: H04B1/59 , H04B1/7075 , H04B1/7156 , H04B1/74
摘要: 本发明属于通信测控领域,具体涉及了一种快速可靠捕获混合扩频信号的测控应答机系统及设备,旨在解决系统精度不够高,可靠性不强的温柔。本发明包括:数字下变频模块,用于接收信号并对信号进行数字下变频处理;直扩码捕获模块,用于捕获所述零中频信号并进行调制,获得扩频信号;跳频区间划分模块,用于根据跳频图案将所述扩频信号的带宽划分为并行的N个跳频区间;匹配滤波器模块,用于对信号进行滤波并进行N点傅里叶运算;捕获判决模块,将所述码相位与门限值进行比较,如果超过门限值,则判定为则捕获成功;同步刷新模块,用于通过同步刷新算法,进行动态刷新。本发明提高了测控应答机的捕获速度和可靠性。
-
公开(公告)号:CN115037400A
公开(公告)日:2022-09-09
申请号:CN202210162430.8
申请日:2022-02-22
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: H04J3/06
摘要: 本发明公开了一种Serdes动态阈值码流同步检测方法及系统,包括方法如下步骤:(1)采用移位寄存结构,产生K码采样检测数据;(2)根据K码采样数据数据结构,对m组数据进行检测;(3)动态阈值检测机制对K码同步状态和失锁状态判定。(4)K码同步数据输出。本发明结构简单易实现,通过动态阈值检测机制实现K码同步检测方法的电路在信道好的情况下能够快速锁定;在信道环境差的情况下,能够有效避免误锁定,具备抗干扰能力强等特点,满足电路设计需求。
-
公开(公告)号:CN114781320A
公开(公告)日:2022-07-22
申请号:CN202210345599.7
申请日:2022-03-31
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F30/396
摘要: 本发明公开了一种芯片高速接口数据对齐的Layout实现方法,对ASIC芯片多通道输出数据实现对齐,该方法通过获取高速接口相关网表中的时序器件,在物理布局前Fix相关时序器件,生成高速接口相关的时钟树,经时序路径分析后加入时钟补偿模块实现同步时钟树,以数据对齐调整模块对数据路径进行调整,用以实现芯片在高速多通道下接口输出数据对齐,对片外信号进行零偏差传输。采用本方法可减少高速接口数据的输出偏差,从而提高芯片的性能及稳定性。该方法可与通用设计EDA工具相结合,嵌入业界标准Layout版图设计流程。
-
公开(公告)号:CN108169716B
公开(公告)日:2020-05-19
申请号:CN201711220658.3
申请日:2017-11-29
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
摘要: 本发明公开了一种基于SDRAM芯片的SAR成像系统矩阵转置装置和图案交织方法,适用于对实时性要求很高的SAR成像应用。本发明根据SDRAM芯片的器件特性,将SDRAM芯片在页面跳转、读/写、刷新等操作产生的额外控制命令周期充分利用了起来,使得SAR成像系统矩阵转置装置在数据连续输入输出时可以做到无缝对接,转置效率可以达到100%。
-
-
-
-