传感器信号处理装置及传感器装置

    公开(公告)号:CN104969473A

    公开(公告)日:2015-10-07

    申请号:CN201480006908.1

    申请日:2014-01-21

    发明人: 谷泽幸彦

    IPC分类号: H03M1/10

    摘要: 在传感器信号处理装置(4)中,控制部(9)将温度测定处理和运算处理的至少一方与信号变换处理并行地执行。在上述温度测定处理中,上述控制部使第二A/D变换器(8)执行温度信号的A/D变换。在上述运算处理中,上述控制部基于从上述第二A/D变换器输出的A/D变换值和预先准备的物理量传感器的温度特性数据,运算第一A/D变换器(7)的偏移和变换增益。在上述信号变换处理中,上述控制部对上述第一A/D变换器设定在运算处理中运算出的偏移和变换增益,使其执行传感器信号的A/D变换。

    相位估计器
    23.
    发明公开

    公开(公告)号:CN104730975A

    公开(公告)日:2015-06-24

    申请号:CN201410804350.3

    申请日:2014-12-19

    IPC分类号: G05B19/042

    摘要: 一种相位估计器,包括:第一输入端子,配置为接收第一模拟输入信号;以及第二输入端子,配置为接收第二模拟输入信号,其中第二模拟输入信号与第一模拟输入信号有90°相位差。相位估计器配置为提供对第一模拟输入信号和第二模拟输入信号的相位加以表示的数字字。相位估计器包括配置为存储N个比特作为数字字的寄存器、第一参考信号发生器、第二参考信号发生器以及比较器。

    用于逐次逼近模/数转换的设备和方法

    公开(公告)号:CN102239639B

    公开(公告)日:2015-04-22

    申请号:CN200980148549.2

    申请日:2009-12-04

    IPC分类号: H03M1/46

    CPC分类号: H03M1/462 H03M1/466 H03M1/804

    摘要: 一种逐次逼近模/数转换器(ADC)包括二进制加权电容器阵列、量化器和控制块。每一电容器的一端连接到所述量化器的输入,且每一电容器的第二端由所述控制块经由驱动器来控制。电压被取样、量化并存储为所述ADC的输出的最高有效位。依据所述量化的结果,所述控制块双态切换所述电容器中对应于所述最高有效位的一个电容器的所述驱动器。共同节点处的电压再次被取样以获得所述ADC的输出的第二位。按需要重复所述操作以获得并存储所述ADC的输出的额外位。描述了用于差动ADC的类似配置和过程。所述操作为异步的,从而允许仅在出现亚稳状态时有用于所述状态的额外时间。

    逐次逼近型AD变换器用时钟生成电路

    公开(公告)号:CN102823140A

    公开(公告)日:2012-12-12

    申请号:CN201080065794.X

    申请日:2010-10-13

    IPC分类号: H03M1/38

    CPC分类号: H03M1/0624 H03M1/462

    摘要: 时钟生成部(11)在时钟(RCK)向第1电压电平转变时,使时钟(SCK)向第2电压电平转变,在时钟(ICK)的从第1电压电平向第2电压电平的转变发生n次时,使时钟(SCK)向第1电压电平转变。时钟生成部(12)在时钟(SCK)向第2电压电平转变时,使时钟(ICK)向第1电压电平转变,在比较信号(QP、QN)向相互不同的电压电平转变时,使时钟(ICK)向第2电压电平转变,在比较信号(QP、QN)向相互相同的电压电平转变时起经过了可变延迟时间后,使时钟(ICK)向第1电压电平转变。延迟控制部(13)对时钟生成部(12)的可变延迟时间进行控制,以使得时钟(SCK)的第1电压电平期间相对于时钟(RCK)的周期的比例接近预先确定的比例。

    AD转换装置
    27.
    发明公开

    公开(公告)号:CN102106087A

    公开(公告)日:2011-06-22

    申请号:CN200980128572.5

    申请日:2009-07-06

    IPC分类号: H03M1/38 H03M1/46

    CPC分类号: H03M1/125 H03M1/462

    摘要: 本发明提供一种AD转换装置,其具有比特选择部,从输出数据的高位侧顺次选择转换对象比特;数据控制部,每当选择了转换对象比特时,输出用于判别转换对象比特的值的比较数据;DA转换部,输出与比较数据对应的模拟比较信号;定时发生部,输出指示比较开始的比较控制信号;变更部,为了使转换对象比特是较高位比特的情况下由比较控制信号表示的比较开始的定时变得更晚,根据转换对象比特的比特位置来变更比较控制信号的定时;比较部,在变更部改变了定时后的比较控制信号所表示的比较开始的定时,开始对输入信号和比较信号的比较;结束检出部,在比较部输出了比较结果之后,输出让比特选择部选择下一个转换对象比特的结束信号。

    高效逐次逼近寄存器模数转换器

    公开(公告)号:CN109690954A

    公开(公告)日:2019-04-26

    申请号:CN201880002768.9

    申请日:2018-11-05

    IPC分类号: H03M1/46

    CPC分类号: H03M1/462

    摘要: 一种逐次逼近寄存器(SAR)模数转换器(ADC),包括:SAR ADC包括:DAC,用于接收模拟输入电压和数字输入字,并产生第一电压。SAR ADC还包括比较器,用于基于第一电压和参考电压产生第二电压。第二电压具有与第一电压和参考电压之差的表示相对应的值。SAR ADC还包括SAR逻辑电路,用于为从比较器接收第二电压,并生成用于DAC的数字输入字。SAR逻辑电路还用于生成表示模拟输入电压的值的数字输出字,其中该SAR逻辑电路的数字输出字的位数比DAC的数字输入字的位数多。

    逐次逼近寄存器型模数转换器及其相关方法

    公开(公告)号:CN105591651B

    公开(公告)日:2018-12-14

    申请号:CN201510739749.2

    申请日:2015-11-03

    IPC分类号: H03M1/38

    摘要: 本发明提供一种SAR ADC,包括比较器、输入开关单元、正转换电容器阵列、负转换电容器阵列和SAR控制器。输入开关单元将差分模拟输入信号交替耦合及去耦合到比较器。正转换电容器阵列和负转换电容器阵列在采样阶段采样所述差分模拟输入信号。SAR控制器在采样阶段结束时复位电容器阵列中的多个开关来将采样的电压改变成残留信号,在转换阶段根据比较器的输出产生中间数字码来控制所述多个开关,以将残留信号转换为中间数字码,根据中间数字码产生数字码,以及在转换阶段结束时使用反转的中间数字码来控制所述多个开关。本发明的SAR ADC及其相关方法对于ELD补偿没有额外的硬件要求。