基于FPGA和DSP的视频图像处理延迟动态调节系统

    公开(公告)号:CN117857722B

    公开(公告)日:2024-06-18

    申请号:CN202311852790.1

    申请日:2023-12-28

    IPC分类号: H04N5/445 H04N5/265 H04N5/04

    摘要: 本发明公开了基于FPGA和DSP的视频图像处理延迟动态调节系统,涉及视频图像处理技术领域,其技术方案要点是:包括第一DSP模块、第二DSP模块和FPGA,FPGA包括CML接收模块、OSD模块、PAL输出模块、图像预处理模块和延迟调节模块;第一DSP模块包括跟踪分析单元和通道调节单元;延迟调节模块,用于采集OSD模块中每帧图像进行字符叠加处理时的第一处理时间以及跟踪分析单元中每帧图像进行目标跟踪分析时的第二处理时间,并生成通道调节命令;通道调节单元,配置有多个并行且传输延迟不同的传输通道,用于依据通道调节命令选取一个传输通道将图像传输至跟踪分析单元。本发明有效提高了视频图像处理的工作效率。

    适用于CCD探测器输出图像的图像处理方法、终端及介质

    公开(公告)号:CN117768799A

    公开(公告)日:2024-03-26

    申请号:CN202311852822.8

    申请日:2023-12-28

    摘要: 本发明涉及图像处理技术领域,具体涉及适用于CCD探测器输出图像的图像处理方法、终端及介质,方法包括获取N个原始图像,并对原始图像的行场信号和数据信号进行同步;对原始图像进行矫正,获得矫正图像;对N个矫正图像进行图像叠加,并对叠加后的图像进行图平移,获得平移图像;对平移图像进行自适应曝光调整和对比度优化,获得最终图像;缓存最终图像并输出最终图像;本发明通过透视变换矩阵和仿射变换对图像进行校正,可以有效减少光学畸变和几何畸变;利用图像叠加和平移技术可以增强图像细节,提高图像质量;通过自适应曝光调整和对比度优化改善光照不均和动态范围限制造成的问题,实现动态范围的优化和局部对比度的提升。

    一种多传感图像融合方法及系统

    公开(公告)号:CN115908518A

    公开(公告)日:2023-04-04

    申请号:CN202310023917.2

    申请日:2023-01-09

    IPC分类号: G06T7/33 G06T5/00 G06T5/50

    摘要: 本发明公开了一种多传感图像融合方法及系统,包括:根据低光照下的可见光图像,获取与可见光图像配准的红外图像,并获取可见光图像的衍生增强图像;采用小波变换法分别对可见光图像、红外图像和衍生增强图像进行多尺度变换,分别得到三类图像的低频子带和高频子带;采用平均权重策略对可见光图像的低频子带、红外图像的低频子带和衍生增强图像的低频子带进行融合,得到第一融合结果;采用双路深度神经网络对可见光图像的高频子带、红外图像的高频子带和衍生增强图像的高频子带进行融合,得到第二融合结果;采用小波逆变换法对第一融合结果和第二融合结果进行拟变换,得到最终融合图像结果。本发明能够很好地解决低光照的图像融合效果差的问题。

    基于FPGA的舰载多路信号采集同步控制系统

    公开(公告)号:CN114578743B

    公开(公告)日:2022-07-08

    申请号:CN202210483163.4

    申请日:2022-05-06

    IPC分类号: G05B19/042 H03M1/12

    摘要: 本发明公开了本发明的技术方案为基于FPGA的舰载多路信号采集同步控制系统,M个ADC芯片,用于进行模数转换处理;FPGA,用于将多个模数转换处理后的数字中频回波信号组织为光模块所需格式数据,并同步向光模块发送;M个ADC芯片,用于依据“同步用秒脉冲信号”对模数转换处理后的数字中频回波信号进行同步输出,完成第一次同步;FPGA,用于观测ADC芯片的快速检测输出引脚的状态波形中的多帧时钟信号波形、若多帧时钟信号波形存在延时,则等待该ADC芯片输出周期完成后,再一起发送处理后的光模块所需格式数据至光模块,完成第二次同步。ADC作为第一级硬件进行输出同步,FPGA作为第二级硬件进行输出同步。

    一种L波段机载接收机
    76.
    发明授权

    公开(公告)号:CN113437985B

    公开(公告)日:2022-06-17

    申请号:CN202110718487.7

    申请日:2021-06-28

    摘要: 本发明公开了一种L波段机载接收机,涉及雷达接收机,解决了接收机在L波段下的弊端。本发明包括接入本振输入信号和射频输入信号的接收机,接收机包括接收变频通道和视频处理器;所述接收变频通道接入射频输入信号输出变频后的射频输入信号,变频至中频的射频输入信号经检波得到视频信号,视频处理器接入视频信号AD采样,视频处理器还用于AGC控制和通道频率控制接收变频通道;视频处理器输出数字信号至FPGA处理。本发明采用数字化、模块化设计,更便于监测信号数据通道与自动化处理,便于载入机载雷达的数据诊断与数据分析系统,对各个环节均进行数字化控制和系统监测,方便管理和数据分析,完成与外部中央处理器的信息交互。

    一种用于DDC控制器的散热结构

    公开(公告)号:CN113259782B

    公开(公告)日:2021-10-22

    申请号:CN202110707311.1

    申请日:2021-06-25

    IPC分类号: H04Q1/02 H05K7/20

    摘要: 本发明公开了一种DDC控制器及用于其的散热结构,控制器包括射频板、信号处理板、X86主板、电源板、VPX背板、光纤模块和电磁兼容模块,射频板、信号处理板、X86主板、电源板和光纤模块均与VPX背板电连接;一种DDC控制器的散热结构,箱体的后侧面设置有散热孔,散热组件通过散热孔与箱体的内部连通;本发明通过所述射频板、所述信号处理板、所述X86主板、所述电源板和所述光纤模块的配合来实现DDC控制需求,并通过将DDC控制器设置在机箱组件内,通过机箱组件内部结构和散热组件的配合来实现对DDC控制器的散热。

    一种视频处理板、视频处理方法及视频处理平台

    公开(公告)号:CN113242391A

    公开(公告)日:2021-08-10

    申请号:CN202110776945.2

    申请日:2021-07-09

    IPC分类号: H04N5/262 H04N5/268 H04N5/278

    摘要: 本发明公开了一种视频处理板、视频处理方法及视频处理平台,包括DSP组件和FPGA,所述DSP组件与所述FPGA通信连接,所述FPGA设置有Camera‑link视频输入接口和Camera‑link复合视频输出接口,所述DSP组件包括第一DSP和第二DSP,所述第一DSP和所述第二DSP通信连接;一种视频处理平台,包括:调试底板、第一视频处理板和第二视频处理板,所述第一视频处理板和所述第二视频处理板均与所述调试底板电连接,且所述第一视频处理板和所述第二视频处理板之间通过所述调试底板通信;本发明通过在视频处理板中设置两个可并行处理的DSP,并通过FPGA协同两个DSP工作,实现原始视频电信号输入、视频数据分析处理、复合视频输出及通讯收发等功能,使得视频处理速率更高,视频输出质量更稳定。

    一种视频跟踪系统及方法
    79.
    发明授权

    公开(公告)号:CN110647173B

    公开(公告)日:2020-12-29

    申请号:CN201910958942.3

    申请日:2019-10-10

    发明人: 肖红 鄢冬斌

    IPC分类号: G05D3/10 G01C11/00

    摘要: 本发明公开了一种视频跟踪系统,图像输入支路接收图像采集设备采集的图像信号并发送至FPGA,FPGA将图像信号处理后发送储存单元储存为缓存图像;FPGA调取缓存图像并对缓存图像中的光斑进行检测后对光斑定位;FPGA根据光斑定位结果得出方位和俯仰调整数据,并将方位和俯仰调整数据通过串口通信支路发送至方位俯仰调整机构,方位俯仰调整机构根据方位和俯仰调整数据对图像采集设备的方位和俯仰调整使得图像采集设备持续捕捉光斑。本发明还公开了一种视频跟踪方法。本发明一旦检测到反射光斑后,视频跟踪系统发送指令控制转台停止转动,之后计算反射光斑位置,输出方位、俯仰调整参数至转台,最终使反射光斑位于图像正中心。

    一种指控系统的开发平台及设备

    公开(公告)号:CN110647572A

    公开(公告)日:2020-01-03

    申请号:CN201910837179.9

    申请日:2019-09-05

    发明人: 肖红 贾秦

    摘要: 本发明公开了一种指控系统的开发平台及设备,涉及指控系统解决了目标点在快到达目的地时会一分为二成两个目标点以干扰指控系统的问题。本发明包括Mini9000芯片板卡和显示器,指控系统采用控制芯片,运行系统软件、系统显示、逻辑控制和参数的传输,通过模拟能够连续一致地产生正确、精确和及时的数据以及模拟目标点在快到达目的地时会一分为二成两个目标点。本发明具有数据精确和能够模拟目标点在快到达目的地时会一分为二成两个目标点等优点。