-
公开(公告)号:CN104716105A
公开(公告)日:2015-06-17
申请号:CN201410453745.3
申请日:2014-09-05
Applicant: 株式会社东芝
CPC classification number: H01L23/552 , H01L21/561 , H01L21/78 , H01L23/3121 , H01L24/97 , H01L25/0655 , H01L25/0657 , H01L25/50 , H01L2224/32145 , H01L2224/32225 , H01L2224/45139 , H01L2224/45144 , H01L2224/45147 , H01L2224/45565 , H01L2224/45664 , H01L2224/48091 , H01L2224/48145 , H01L2224/48147 , H01L2224/48227 , H01L2224/73265 , H01L2224/92247 , H01L2224/97 , H01L2225/06506 , H01L2225/0651 , H01L2225/06562 , H01L2924/181 , H01L2924/00014 , H01L2924/00 , H01L2924/00012
Abstract: 本发明提供一种半导体装置及其制造方法,该半导体装置可以抑制在半导体封装体的表面形成电磁屏蔽时,在半导体封装体的外缘产生屏蔽材料的毛边,且抑制半导体封装体的背面的端子间的短路。本实施方式的半导体装置包括基板。半导体芯片配置于基板的第1面上。密封材料被覆半导体芯片。导电膜被覆密封材料的上表面及侧面。在基板的与第1面相反侧的第2面的外缘设置着阶差、斜面或槽。