阵列基板及显示装置
    3.
    发明申请

    公开(公告)号:WO2021114327A1

    公开(公告)日:2021-06-17

    申请号:PCT/CN2019/126204

    申请日:2019-12-18

    Abstract: 一种阵列基板(10)及显示装置,该阵列基板(10)的驱动电路层形成有第一薄膜晶体管(11)和第二薄膜晶体管(12),第一薄膜晶体管(11),例如P型薄膜晶体管的有源层材料为有机导电高分子材料;通过使用有机导电高分子材料作为第一薄膜晶体管(11)的有源层材料,解决了阵列基板的柔性受制于低温多晶硅材料特性的技术问题,增强了阵列基板的柔性。

    显示基板以及显示装置
    4.
    发明申请

    公开(公告)号:WO2021104428A1

    公开(公告)日:2021-06-03

    申请号:PCT/CN2020/132144

    申请日:2020-11-27

    Inventor: 牟鑫 刁永富

    Abstract: 一种显示基板以及显示装置。显示基板包括第一颜色子像素、第二颜色子像素和第三颜色子像素;发光控制信号线、数据线以及电源线,电源线与数据线交叠。子像素包括有机发光元件和像素电路,有机发光元件包括第二电极,像素电路包括驱动晶体管和第一发光控制晶体管,像素电路还包括连接结构,第二颜色子像素中,第一发光控制晶体管的一极通过第一连接孔与连接结构电连接,连接结构通过第二连接孔与第二电极电连接,第一连接孔的至少部分和第二连接孔的至少部分分别位于发光控制信号线的两侧;第三颜色子像素中,第二电极与驱动晶体管的沟道没有交叠。本公开在提高像素排列紧凑程度的基础上,通过连接结构有效驱动第二颜色子像素发光。

    PIXEL D'ECRAN D'AFFICHAGE
    6.
    发明申请

    公开(公告)号:WO2021043707A1

    公开(公告)日:2021-03-11

    申请号:PCT/EP2020/074192

    申请日:2020-08-31

    Applicant: ISORG

    Abstract: La présente description concerne un pixel comportant : au moins un composant électroluminescent organique (50), comportant une première couche d'injection de trous (7442); et au moins un photodétecteur organique (30), comportant une deuxième couche d'injection de trous (7440), dans lequel les première et deuxième couches d'injection de trous sont en un même matériau.

    显示面板及显示装置
    7.
    发明申请

    公开(公告)号:WO2020199314A1

    公开(公告)日:2020-10-08

    申请号:PCT/CN2019/087064

    申请日:2019-05-15

    Inventor: 李骏

    Abstract: 本发明提供一种显示面板及显示装置,包括透光显示区以及主显示区,所述主显示区围绕所述透光显示区,其中,所述透光显示区设有一透光孔,所述透光孔位于所述基板上方,并由所述主显示区围绕。本发明通过在显示面板的透光显示区设置Micro LED作为透光显示区的显示单元,可以提高透光显示区的亮度,可以解决了现有技术中显示面板寿命变短、摄像头区域亮度异常的问题。

    IMAGE CAPTURE DISPLAY
    8.
    发明申请

    公开(公告)号:WO2020055850A1

    公开(公告)日:2020-03-19

    申请号:PCT/US2019/050391

    申请日:2019-09-10

    Applicant: GOOGLE LLC

    Abstract: A display that includes a plurality of contiguous pixel areas. Each pixel area is divided into subpixels for displaying and a photodetector for imaging. The display can be configured into a display mode to display information using the subpixels for displaying or an imaging mode to capture image information using the photodetectors for imaging.

    TRANSISTOR ARRAY
    10.
    发明申请
    TRANSISTOR ARRAY 审中-公开

    公开(公告)号:WO2019229254A1

    公开(公告)日:2019-12-05

    申请号:PCT/EP2019/064220

    申请日:2019-05-31

    Abstract: A technique of producing a device comprising a stack of layers defining an array of transistors and including one or more electrically conductive interlayer connections, wherein the method comprises: forming a source-drain conductor pattern defining an array of source conductors each providing an addressing line for a respective set of transistors of the transistor array, and an array of drain conductors each associated with a respective transistor of the transistor array; wherein forming said source-drain conductor pattern comprises forming a first conductor subpattern and thereafter forming a second conductor subpattern, wherein said first conductor subpattern provides the conductive surface of the source-drain conductor pattern in one or more interconnect regions where electrically conductive interlayer connections are to be formed to the source-drain conductor pattern, and the second conductor subpattern provides the conductive surface of the source-drain conductor pattern at least in the regions where the source and drain conductors are in closest proximity.

Patent Agency Ranking