一种多电源域全芯片ESD保护架构
    2.
    发明公开

    公开(公告)号:CN116937521A

    公开(公告)日:2023-10-24

    申请号:CN202310498133.5

    申请日:2023-05-05

    IPC分类号: H02H9/04 H01L27/02 H02H7/20

    摘要: 本发明属于芯片架构领域,具体涉及了一种多电源域全芯片ESD保护架构,旨在解决现有技术未从全芯片的全方位保护着手,芯片的抗ESD能力尚达不到预期的问题。本发明包括:分别设置于芯片输入输出端口区和芯片核心区的多个ESD电源钳位电路,用于形成ESD电流的低阻抗泄放通路,钳位电源总线电压低于设定值;分别设置于多电源域全芯片的各电源域之间轨间电路,用于形成不同电源域之间的ESD电流的低阻抗泄放通路;分别设置于芯片输入输出端口环与芯片核心区的设定位置的多组ESD防护电路构成的ESD电源网络,用于消除电源线、地线寄生电容及电阻对ESD的负面影响。本发明提高了整个芯片的抗ESD能力,达到了对整个芯片提供全方位保护的目的。

    一种高可靠性flip-chip工艺基板
    4.
    发明公开

    公开(公告)号:CN117222105A

    公开(公告)日:2023-12-12

    申请号:CN202310512879.7

    申请日:2023-05-08

    IPC分类号: H05K1/11 H05K3/34 H01L23/498

    摘要: 本发明属于线路板领域,具体涉及了一种高可靠性flip‑chip工艺基板,旨在解决芯片面积太小,而封装的尺寸受IO数量的约束没有缩减,导致封装基板的尺寸与芯片的面积不能合理匹配等问题。本发明包括:基板主体、上层凸点焊盘、侧方供电管脚、下层焊盘;所述基板主体由基板材料和金属层叠层设置而成;所述上层凸点焊盘分布于所述基板主体的上表面;所述下层焊盘分布于所述基板主体的下表面;所述侧方供电管脚分布于所述基板主体的侧表面。本发明充分利用了基板侧方面积,有效提高基板管脚密度,在同等条件下能够减小基板尺寸,减轻器件重量。并且有效提高器件EMC能力。