-
公开(公告)号:CN112216789A
公开(公告)日:2021-01-12
申请号:CN202010392306.1
申请日:2020-05-11
Applicant: 三星电子株式会社
Abstract: 提供了一种包括第一顶部电极和在其上的第二顶部电极的数据存储器件。数据存储器件包括在衬底的上表面处的存储晶体管以及电连接到存储晶体管的数据存储结构。数据存储结构包括磁隧道结图案和在磁隧道结图案上的顶部电极。顶部电极包括第一顶部电极和在第一顶部电极上的第二顶部电极,并且第一顶部电极和第二顶部电极包括相同的金属氮化物。第一顶部电极包括金属氮化物的第一晶粒,第二顶部电极包括金属氮化物的第二晶粒。在顶部电极的沿与衬底的上表面平行的第一方向截取的一截面中,沿第一方向的每单位长度的第一晶粒的数量大于沿第一方向的每单位长度的第二晶粒的数量。
-
-
公开(公告)号:CN109698268A
公开(公告)日:2019-04-30
申请号:CN201811180725.8
申请日:2018-10-09
Applicant: 三星电子株式会社
CPC classification number: H01L43/02 , G11C11/161 , H01L27/228 , H01L43/10 , H01L43/12 , H01L43/08 , H01L21/67207
Abstract: 本公开提供了一种半导体制造装置以及制造存储器件的方法。该半导体制造装置包括转移室、连接到转移室的第一工艺室、以及连接到转移室的第二工艺室。转移室可以配置为转移基板。第一工艺室可以配置为在第一温度执行用于氧化基板上的金属层的第一氧化工艺。第二工艺室可以配置为在高于第一温度的第二温度执行用于氧化基板上的金属层的第二氧化工艺。
-
公开(公告)号:CN109560191A
公开(公告)日:2019-04-02
申请号:CN201811060554.5
申请日:2018-09-12
Applicant: 三星电子株式会社
CPC classification number: H01L43/02 , H01L27/222 , H01L27/228 , H01L43/08 , H01L43/10 , H01L43/12 , G11C11/161
Abstract: 本发明提供一种磁阻随机存取存储(MRAM)器件,该MRAM器件包括:下电极;阻挡图案,在下电极上并包括处于非晶态的二元金属硼化物;籽晶图案,在阻挡图案上并包括金属;在籽晶图案上的MTJ结构;以及在MTJ结构上的上电极。
-
公开(公告)号:CN108023015A
公开(公告)日:2018-05-11
申请号:CN201710983541.4
申请日:2017-10-20
Applicant: 三星电子株式会社
CPC classification number: H01L43/08 , H01F10/12 , H01F10/3204 , H01L43/10 , H01L43/12
Abstract: 公开磁存储器件。磁存储器件包括参考磁结构、自由磁结构、以及在参考磁结构和自由磁结构之间的隧道势垒图案。参考磁结构包括第一被钉扎图案、在第一被钉扎图案和隧道势垒图案之间的第二被钉扎图案、以及在第一和第二被钉扎图案之间的交换耦合图案。第二被钉扎图案包括邻近交换耦合图案的第一磁图案、邻近隧道势垒图案的第二磁图案、在第一和第二磁图案之间的第三磁图案、在第一和第三磁图案之间的第一非磁图案、以及在第二和第三磁图案之间的第二非磁图案。第一非磁图案具有与第二非磁图案不同的晶体结构,且第三磁图案的至少一部分是非晶的。
-
-
公开(公告)号:CN102479918B
公开(公告)日:2016-03-16
申请号:CN201110386624.8
申请日:2011-11-29
Applicant: 三星电子株式会社
CPC classification number: H01L43/12 , G11C11/161 , H01L27/228
Abstract: 公开了形成磁性隧道结结构和形成磁性随机存取存储器的方法。一种制造磁性隧道结结构的方法,包括:通过在基板上顺序地堆叠第一磁性层、隧道介电层、和第二磁性层来形成磁性隧道结层。掩模图案形成在第二磁性层的区域上。通过执行至少一个蚀刻处理和至少一个氧化处理多次来形成磁性隧道结层图案和在磁性隧道结层图案的至少一个侧壁上的侧壁介电层图案。至少一个蚀刻处理可以包括第一蚀刻处理,其使用惰性气体和掩模图案来蚀刻磁性隧道结层的一部分以形成第一蚀刻产物。至少一个氧化处理包括第一氧化处理,其氧化附着在磁性隧道结层的蚀刻侧上的第一蚀刻产物。
-
公开(公告)号:CN103633240A
公开(公告)日:2014-03-12
申请号:CN201310366932.3
申请日:2013-08-21
Applicant: 三星电子株式会社
CPC classification number: H01L43/02 , B82Y25/00 , G11C11/161 , G11C11/1659 , H01F10/123 , H01F10/3254 , H01F10/3272 , H01F10/3286 , H01F10/3295 , H01L27/224 , H01L27/226 , H01L27/228 , H01L43/08 , H01L43/10
Abstract: 本发明提供了具有垂直磁性隧道结的磁性存储器件。该器件包括磁性隧道结,其中磁性隧道结包括自由层结构、钉扎层结构、和它们之间的隧道势垒。钉扎层结构可以包括具有本征垂直磁化特性的第一磁性层、具有本征平面内磁化特性的第二磁性层、和插入第一磁性层与第二磁性层之间的交换耦合层。交换耦合层可以具有使第一磁性层与第二磁性层之间的反铁磁交换耦合最大化的厚度,而第二磁性层可以至少部分地因为与第一磁性层的反铁磁交换耦合而展示出垂直磁化方向。
-
公开(公告)号:CN1734662B
公开(公告)日:2010-06-09
申请号:CN200510081709.X
申请日:2005-04-19
Applicant: 三星电子株式会社
CPC classification number: G11C11/16 , B82Y10/00 , H01L27/228 , H01L43/08
Abstract: 本发明提供两端具有弯曲的凸出体的磁性隧道结结构、采用该结构的磁性RAM单元及其形成中使用的光掩模。该磁性隧道结结构包括堆叠在集成电路衬底上的被钉扎层图形、隧穿绝缘层图形和自由层图形。至少自由层图形包含主体以及俯视时分别从主体两端凸出的第一和第二弯曲凸出体。
-
公开(公告)号:CN112349829B
公开(公告)日:2025-03-07
申请号:CN202010391931.4
申请日:2020-05-11
Applicant: 三星电子株式会社
Abstract: 本发明公开了一种包括阻挡层的半导体器件,该半导体器件包括在衬底上的层间绝缘层中的多个磁隧道结(MTJ)结构。阻挡层在层间绝缘层和所述多个MTJ结构上。上绝缘层在阻挡层上。上互连在上绝缘层上。上插塞连接到所述多个MTJ结构中的相应一个以及上互连并且延伸到上绝缘层和阻挡层中。阻挡层包括具有比上绝缘层高的吸收常数的材料。
-
-
-
-
-
-
-
-
-