时变决策反馈均衡
    71.
    发明公开

    公开(公告)号:CN114765036A

    公开(公告)日:2022-07-19

    申请号:CN202210031334.X

    申请日:2022-01-12

    发明人: T·M·霍利斯

    IPC分类号: G11C7/06 G11C5/02

    摘要: 本申请案涉及时变决策反馈均衡。存储器装置可使用一或多个导电线来与主机装置耦合。接收器可通过导电线接收从另一装置传输的信号。所述接收器可包含用以基于所述经接收信号及反馈信号来确定所述经接收信号的电压且输出输出信号的决策电路。所述接收器可包含经配置以输出作为所述输出信号的延迟版本的经延迟信号的可变时间延迟电路及经配置以缩放所述经延迟信号以产生所述反馈信号的增益电路。所述可变时间延迟电路可包含具有可变延迟参数的延迟元件。所述接收器可与存储由所述输出信号递送的信息的存储器阵列耦合。

    感测放大器电路、存储器及其操作方法

    公开(公告)号:CN114730586A

    公开(公告)日:2022-07-08

    申请号:CN202080081376.3

    申请日:2020-02-06

    发明人: 曹堪宇 尚为兵

    IPC分类号: G11C7/06

    摘要: 提供了一种感测放大器电路、存储器和相关操作方法。感测放大器电路包括用于放大电压信号的放大器电路和耦合到放大器电路的补偿电路。放大器电路包括相互交叉耦合的第一反相放大器和第二反相放大器,第一反相放大器连接到第一位线,第二反相放大器连接到第二位线。补偿电路包括第一开关电路、第二开关电路、第三开关电路和第四开关电路,并且被配置为通过操作开关电路来进行电荷注入,从而在第一位线和第二位线之间生成补偿电压,以补偿放大器电路的输入相关偏移电压。该操作方法考虑了位线上电荷传播对电压的影响,因此更准确地补偿输入相关偏移电压。

    读出放大器、存储装置以及电子设备

    公开(公告)号:CN114708892A

    公开(公告)日:2022-07-05

    申请号:CN202210150312.5

    申请日:2022-02-18

    摘要: 本公开公开涉及读出放大器、包括该读出放大器的存储装置以及包括该存储装置的电子设备,该读出放大器包括:第一隔离单元;第二隔离单元;第一偏移消除单元;第二偏移消除单元;以及感测放大单元,其包括第一NMOS晶体管、第二NMOS晶体管、第一PMOS晶体管和第二PMOS晶体管,其中,读出放大器还包括第一均衡单元和第二均衡单元中的至少一者,其中第一均衡单元配置成选择性地将预充电电压施加到位线,且第二均衡单元配置成选择性地将预充电电压施加到互补位线。由此,能够改善预充电操作中对位线的均衡性能,从而提高读出放大器的感测效率。

    用于数据移动的设备及方法

    公开(公告)号:CN108885887B

    公开(公告)日:2022-06-28

    申请号:CN201780020946.6

    申请日:2017-03-20

    发明人: G·E·胡申

    IPC分类号: G11C7/06 G11C7/10 G11C8/12

    摘要: 本发明包含用于数据移动的设备及方法。实例性设备包含存储器装置,所述存储器装置包含存储器单元的多个子阵列及耦合到所述多个子阵列的感测电路。所述感测电路包含感测放大器及计算组件。所述存储器装置包含锁存器,所述锁存器可选择地耦合到所述存储器单元的列且经配置以存储从所述感测电路移动的数据值。所述存储器装置包含控制器,所述控制器经配置以指导将所述数据值从所述感测电路移动到所述锁存器。

    灵敏放大器
    75.
    发明授权

    公开(公告)号:CN111583975B

    公开(公告)日:2022-06-17

    申请号:CN202010248278.6

    申请日:2020-04-01

    发明人: 杨光军

    IPC分类号: G11C7/06 G11C7/08

    摘要: 本申请公开了一种灵敏放大器,涉及半导体集成电路领域。该灵敏放大器包括参考单元电路和存储单元电路;存储单元电路包括预定充电电路、钳位电路,预充电路连接电源电压,预充电电路与钳位电路连接,钳位电路连接存储器模块;参考单元电路包括参考电流源、参考钳位电路,参考电流源与参考钳位电路连接,参考钳位电路与参考单元连接;参考电流源与预充电电路连接,参考电流源为预充电电路提供参考电流;预充电电路中的开关管接收预充电控制信号,预充电电路用于根据预充电控制信号对存储器模块的位线进行充电,并在预充电过程中保持开关管的电流稳定;解决了现有灵敏放大器的预充电电路容易引入噪声的问题,达到了在预充电过程中减少噪声的效果。

    灵敏放大器电路
    76.
    发明公开

    公开(公告)号:CN114496004A

    公开(公告)日:2022-05-13

    申请号:CN202011250728.1

    申请日:2020-11-11

    IPC分类号: G11C7/08 G11C7/06

    摘要: 本申请提供一种灵敏放大器电路,所述灵敏放大器电路包括:采样模块,采集并存储通路的电流;控制模块,与所述采样模块相连且连接处为放大输出端,用于控制所述采样模块进行电流采集操作或对所述放大输出端进行充放电操作;数据与参考通路模块,与所述采样模块一同对所述放大输出端进行充放电操作,所述数据与参考通路模块包括与所述控制模块相连的数据通路和两路参考通路;锁存与比较模块,与所述放大输出端相连,锁存并输出最终数据。本申请技术方案的灵敏放大器电路具有较高的裕度。

    支持差分放大和单端放大两种功能的灵敏放大电路

    公开(公告)号:CN111710351B

    公开(公告)日:2022-05-10

    申请号:CN202010417531.6

    申请日:2020-05-18

    IPC分类号: G11C7/06 G11C7/08 G11C11/41

    摘要: 本发明公开了一种支持差分放大和单端放大两种功能的灵敏放大电路,包括预充电路、电压型灵敏放大器、基准电压电路、差分结构下拉网络对和单端下拉网络,当执行差分放大时,预充电路、基准电压电路和单端下拉网络闭关,第一个差分下拉网络和第二个差分下拉网络打开,两个差分输入信号的电压差被电压型灵敏放大器放大输出,当执行单端放大模式时,预充电路、第一个差分下拉网络和第二个差分下拉网络关闭,基准电压电路和单端下拉网络打开,单端输入信号与基准电压的电压差被电压型灵敏放大器放大后输出;优点是可以在差分放大功能和单端放大功能之间进行切换,使多端口存储器通过一个灵敏放大电路交叉实现差分放大和单端放大,成本低,电路面积小。

    读出放大器和包括该读出放大器的半导体存储器件

    公开(公告)号:CN114446336A

    公开(公告)日:2022-05-06

    申请号:CN202111122286.7

    申请日:2021-09-24

    IPC分类号: G11C7/06 G11C7/18 H01L27/105

    摘要: 提供了读出放大器和包括该读出放大器的半导体存储器件。所述读出放大器,包括:包括在第一方向上彼此间隔开的第一晶体管和第二晶体管的位线读出放大器;被配置为将第一晶体管电连接到第二晶体管并且在第一方向上延伸第二导线;以及被配置为至少部分地与第二导线交叠并且设置在第一晶体管与第二晶体管之间的局部读出放大器。局部读出放大器包括:有源区;至少部分地在第一方向上延伸并且设置在有源区上的多个栅极图案;设置在多个栅极图案之间并且包括在第一方向上延伸的长边和在与第一方向相交的第二方向上延伸的短边的第一接触;以及在俯视图中与第一接触交叠的同时电连接到第一接触并且包括在第一方向上延伸的第一导电区的第一导线。

    大容量闪存芯片测试方法、装置、电子设备及存储介质

    公开(公告)号:CN114333976A

    公开(公告)日:2022-04-12

    申请号:CN202111671091.8

    申请日:2021-12-31

    IPC分类号: G11C29/56 G11C7/06

    摘要: 本发明涉及芯片测试技术领域,具体公开了一种大容量闪存芯片测试方法、装置、电子设备及存储介质,其中,测试方法包括以下步骤:获取全片测试命令;根据闪存芯片中的灵敏放大器的数量及位置信息将闪存芯片的存储阵列划分为多个独立测试区域;根据全片测试命令生成分别对应于每个独立测试区域的独立测试命令;分别根据独立测试命令对对应的独立测试区域进行独立测试;获取所有独立测试的独立测试结果,并根据所有独立测试结果生成闪存芯片的测试结果;该测试方法对应生成独立测试命令以使不同独立测试区域能进行独立测试,从而使得闪存芯片中不同独立测试区域的测试时间能相互重合或交错,减少了整个测试过程耗费的时间,提高测试效率。

    灵敏放大电路、存储器、测试存储器及芯片

    公开(公告)号:CN114242128A

    公开(公告)日:2022-03-25

    申请号:CN202111489216.5

    申请日:2021-12-07

    发明人: 王子羽 姚其爽

    IPC分类号: G11C7/06 G11C5/14

    摘要: 本发明实施例提供一种灵敏放大电路、存储器、测试存储器及芯片,其中,所述灵敏放大电路包括输入模块,用于输入第一输入信号和第二输入信号;差分输入模块,差分输入模块包括压差生成子模块和改进的压差放大子模块;压差生成子模块,用于基于所述第一输入信号和第二输入信号生成具有初始电压差的第一初始电压和第二初始电压;而改进的压差放大子模块用于放大所述初始电压差,生成具有放大电压差的第一放大电压和第二放大电压;互反馈放大模块,用于基于所述第一放大电压和第二放大电压,输出具有预设电压差的输出信号,从而降低灵敏放大电路的翻转错误率,进而帮助提高芯片的良率。