用于FPGA的测试和配置的系统和方法

    公开(公告)号:CN108028654B

    公开(公告)日:2023-04-04

    申请号:CN201680007693.4

    申请日:2016-10-07

    申请人: 门塔公司

    摘要: 用于FPGA中的查找表(LUT)和可编程路由开关的配置值是通过布置在移位寄存器中的许多触发电路来提供。该移位寄存器可以在工厂测试模式中接收测试值和在操作模式中接收操作配置值(实现客户要求的FPGA的无论什么功能性)。在移位寄存器的一端提供比特流,并且一直计时直到最后一个触发电路接收到其值。还可以在移位寄存器的另一端对值进行计时以与初始的比特流进行比较以便识别所存储的值例如因为辐射暴露的讹误。提出时钟门架构以用于将数据加载到特定所选择的移位寄存器中或者从特定所选择的移位寄存器中读取数据。

    基于感觉运动的输入数据的推理和学习

    公开(公告)号:CN109478241A

    公开(公告)日:2019-03-15

    申请号:CN201780028950.7

    申请日:2017-05-12

    申请人: 努门塔公司

    IPC分类号: G06K9/46

    摘要: 实施方式涉及基于从传感器接收到的传感输入和与传感输入相关联的位置信息来执行诸如对象识别的推理。传感输入描述对象的一个或更多个特征。位置信息描述生成传感输入的传感器的已知或潜在位置。推理系统通过表征对象的多个特征-位置表示来学习对象的表示,然后通过识别或更新与根据传感输入数据和位置信息观察到的特征-位置表示一致的候选对象来执行推理。在一个实例中,推理系统学习针对每个传感器的对象的表示。针对每个传感器的候选对象的集合被更新为与针对其他传感器的候选对象以及针对该传感器的观察到的特征-位置表示一致的那些候选对象。

    用于FPGA的测试和配置的系统和方法

    公开(公告)号:CN115542139A

    公开(公告)日:2022-12-30

    申请号:CN202211257072.5

    申请日:2016-10-07

    申请人: 门塔公司

    摘要: 用于FPGA中的查找表(LUT)和可编程路由开关的配置值是通过布置在移位寄存器中的许多触发电路来提供。该移位寄存器可以在工厂测试模式中接收测试值和在操作模式中接收操作配置值(实现客户要求的FPGA的无论什么功能性)。在移位寄存器的一端提供比特流,并且一直计时直到最后一个触发电路接收到其值。还可以在移位寄存器的另一端对值进行计时以与初始的比特流进行比较以便识别所存储的值例如因为辐射暴露的讹误。提出时钟门架构以用于将数据加载到特定所选择的移位寄存器中或者从特定所选择的移位寄存器中读取数据。

    片上系统架构、内插器、FPGA及设计方法

    公开(公告)号:CN115398412A

    公开(公告)日:2022-11-25

    申请号:CN202280003485.2

    申请日:2022-01-06

    申请人: 门塔公司

    IPC分类号: G06F15/78 H01L25/00

    摘要: 一种片上系统器件,其中,有源内插器/底座并入有FPGA/eFPGA,FPGA/eFPGA可以用于灵活地实现内插器/底座操作,例如片上网络通信协议、状态机、接口或数据转换、数字接口操作、数据过滤操作、数据过滤操作等、或所需的任何其他数字操作,使得模拟和混合信号只需在专用小芯片中寻址。

    执行推理的计算机实现的方法、存储介质及计算设备

    公开(公告)号:CN109478241B

    公开(公告)日:2022-04-12

    申请号:CN201780028950.7

    申请日:2017-05-12

    申请人: 努门塔公司

    IPC分类号: G06V10/44

    摘要: 实施方式涉及基于从传感器接收到的传感输入和与传感输入相关联的位置信息来执行诸如对象识别的推理。传感输入描述对象的一个或更多个特征。位置信息描述生成传感输入的传感器的已知或潜在位置。推理系统通过表征对象的多个特征‑位置表示来学习对象的表示,然后通过识别或更新与根据传感输入数据和位置信息观察到的特征‑位置表示一致的候选对象来执行推理。在一个实例中,推理系统学习针对每个传感器的对象的表示。针对每个传感器的候选对象的集合被更新为与针对其他传感器的候选对象以及针对该传感器的观察到的特征‑位置表示一致的那些候选对象。

    用于可编程门阵列的逻辑块架构

    公开(公告)号:CN107925410A

    公开(公告)日:2018-04-17

    申请号:CN201680006963.X

    申请日:2016-10-07

    申请人: 门塔公司

    IPC分类号: H03K19/177

    摘要: 用于FPGA的可编程逻辑块包括两个查找表(LUT)(41,44)。这些LUT(41,44)的配置信息由可编程控制器(43)提供,可编程控制器(43)本身纳入了LUT功能。该LUT功能的中间层基于在初始化模式期间进行的设置,提供了一种手段用于在操作模式下编程地控制主LUT(41,44)的行为。某些实施例还包括逻辑电路(35),其与主LUT的可编程行为一起提供了一种手段用于在包括加法器、多路复用器、奇偶校验和扩展LUT以及多路复用器功能中有效率地实现多个共用逻辑功能。还描述了一种用于对包括这样的可编程逻辑块和对应的数据流的FPGA进行编程的方法。

    用于FPGA的测试和配置的系统和方法

    公开(公告)号:CN114553215A

    公开(公告)日:2022-05-27

    申请号:CN202210218457.4

    申请日:2016-10-07

    申请人: 门塔公司

    摘要: 用于FPGA中的查找表(LUT)和可编程路由开关的配置值是通过布置在移位寄存器中的许多触发电路来提供。该移位寄存器可以在工厂测试模式中接收测试值和在操作模式中接收操作配置值(实现客户要求的FPGA的无论什么功能性)。在移位寄存器的一端提供比特流,并且一直计时直到最后一个触发电路接收到其值。还可以在移位寄存器的另一端对值进行计时以与初始的比特流进行比较以便识别所存储的值例如因为辐射暴露的讹误。提出时钟门架构以用于将数据加载到特定所选择的移位寄存器中或者从特定所选择的移位寄存器中读取数据。