-
公开(公告)号:CN114333943A
公开(公告)日:2022-04-12
申请号:CN202111370794.7
申请日:2021-11-18
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网信息通信产业集团有限公司 , 复旦大学
IPC: G11C13/00
Abstract: 本发明实施例提供一种阻变存储器的写操作方法及系统,属于存储技术领域。所述方法包括:获取待写入数据,并基于预设基准时间将所述待写入数据写入到存储器阵列各目标单元中;获取各目标单元的需求写入时间,将需求写入时间大于所述预设基准时间的目标单元确定为检测单元,并执行以下步骤:1)分别进行各检测单元自读取;2)根据自读取的结果确定各检测单元中是否存在存储错误的检测单元,并获取存储错误的检测单元的错误比特位;3)根据所述错误比特位对存储错误的检测单元进行数据重新写入;重复执行步骤1)‑3),直至确定不存在存储错误的检测单元。本发明方案缩短了整个阻变存储器系统的写入时间,提高了写入效率。
-
公开(公告)号:CN114268310B
公开(公告)日:2025-01-28
申请号:CN202111331236.X
申请日:2021-11-11
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 芯创智(北京)微电子有限公司
IPC: H03K19/0185
Abstract: 本发明提供一种电平移位器和数字隔离器,该电平移位器还包括偏置电流瞬态增强单元和边沿快速响应单元;所述输入信号端连接电平移位主体单元、偏置电流瞬态增强单元和边沿快速响应单元;所述偏置电流瞬态增强单元的输出端与边沿快速响应单元的输入端连接,所述边沿快速响应单元的输出端与所述电平移位主体单元的输出端连接,所述电平移位主体单元的输出端作为所述输出信号端;所述偏置电流瞬态增强单元用于在输入信号跳变过程中为边沿快速响应单元提供瞬态增强后的偏置电流,所述边沿快速响应单元用于在所述偏置电流的作用下快速响应,以加快电平移位主体单元输出电平的转换速度。解决了传统电平移位器在输入信号电平突变时响应较慢的问题。
-
公开(公告)号:CN113866690B
公开(公告)日:2022-10-11
申请号:CN202111453598.6
申请日:2021-12-01
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 北京航空航天大学青岛研究院
Abstract: 本发明涉及磁传感器领域,提供一种三轴隧穿磁电阻传感器及其制备方法、使用方法。所述三轴隧穿磁电阻传感器,包括上电极、下电极以及所述上电极与所述下电极之间的垂直磁各向异性隧道结;所述垂直磁各向异性隧道结用于在电场调控效应下,感应不同方向的磁矩矢量。本发明基于TMR效应,利用垂直磁各向异性隧道结在电场调控效应下,感应不同方向的磁矩矢量,相较于现有的基于霍尔效应或巨磁阻效应的磁电阻传感器,灵敏度更高,易于集成。
-
公开(公告)号:CN114325303A
公开(公告)日:2022-04-12
申请号:CN202111405410.0
申请日:2021-11-24
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网福建省电力有限公司电力科学研究院
IPC: G01R31/28
Abstract: 本发明提供一种砷化镓芯片开封方法,属于芯片技术领域。该方法包括如下步骤:S1:打磨砷化镓芯片的目标开封区域至粗糙;S2:将混酸液滴在打磨粗糙的目标开封区域,加热砷化镓芯片使其处于目标温度,自所述目标开封区域发生反应产生棕红色水泡起计时,至反应第一预设时间止,清洗砷化镓芯片;S3:重复执行S2,直至肉眼可见砷化镓芯片表面;S4:将反应时间调整为第二预设时间,重复执行S2,直至所述目标开封区域不再发生反应,清洗砷化镓芯片后完成开封,得到暴露出砷化镓芯片表面电路的芯片。对目标开封区域进行打磨能够去除表面的氧化层及脏污,能够限制反应区域,实现局部开封,利用封装体保护砷化镓衬底,阻止酸液与砷化镓反应。
-
公开(公告)号:CN114019220B
公开(公告)日:2022-04-12
申请号:CN202210014419.7
申请日:2022-01-07
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
Abstract: 本发明实施例提供一种电流检测器及电路,电流检测器包括:外壳及至少一组磁体,所述磁体位于所述外壳内,每组磁体包括:第一磁芯、第二磁芯、第一激励线圈、第二激励线圈及感应线圈;所述第一磁芯和第二磁芯对称耦合;所述第一激励线圈缠绕所述第一磁芯,用于产生第一激励磁场;所述第二激励线圈缠绕所述第二磁芯,用于产生第二激励磁场;所述第一激励线圈和第二激励线圈为反向串连连接;所述感应线圈缠绕于所述第一磁芯和第二磁芯的耦合中轴,用于感应待测导体产生感应磁场。所述电流检测器测量灵敏度高、抗干扰能力强,并且结构简单、加工难度较低,成本较低。
-
公开(公告)号:CN110504185B
公开(公告)日:2022-02-11
申请号:CN201910798587.8
申请日:2019-08-27
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC: H01L21/66
Abstract: 本发明公开了一种ESD保护单元的测试及加固方法,ESD保护单元设置在待测试芯片中,包括:对待测试芯片施加ESD放电应力;对待测试芯片的管脚进行监测,根据监测结果判断是否为ESD失效;若判断结果为ESD失效,则对待测试芯片进行开封,通过结构分析确定待测试芯片的ESD保护单元中的失效点;对ESD保护单元中的失效点进行加固仿真测试;在测试结果满足要求时,对待测试芯片进行加固;对加固后的芯片重新施加ESD放电应力,并进行监测,直至结果判断为ESD有效为止。本实施例提供的ESD保护单元的测试及加固方法,通过EDA软件对ESD保护单元进行仿真测试,保证芯片通过ESD设计要求并在正常工作状态下具备较高的鲁棒性。
-
公开(公告)号:CN113990866A
公开(公告)日:2022-01-28
申请号:CN202111622482.0
申请日:2021-12-28
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 西安电子科技大学
IPC: H01L27/02
Abstract: 本发明实施例提供一种硅控整流器、芯片及电路,所述硅控整流器包括:衬底,所述衬底上方设有N阱区和P阱区;所述N阱区和P阱区上方依次设有第一N+区、第一P+区、第三区、第二N+区及第二P+区,所述第三区为第三P+区或第三N+区;所述第一N+区和第一P+区均与所述硅控整流器的阳极相连;所述第二N+区和第二P+区均与所述硅控整流器的阴极相连。所述硅控整流器具有更强的泄放电流的能力,大大提升了防护能力。
-
公开(公告)号:CN113964188A
公开(公告)日:2022-01-21
申请号:CN202111571321.3
申请日:2021-12-21
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC: H01L29/06 , H01L29/78 , H01L21/336
Abstract: 本发明涉及半导体技术领域,提供一种横向双扩散金属氧化物半导体场效应管及其制作方法。所述横向双扩散金属氧化物半导体场效应管,包括衬底、栅极区、源极区、漏极区、P型体区以及位于所述衬底上的N型阱区、P型阱区和N型漂移区,还包括:离子注入形成的P型漂移区;所述P型漂移区位于所述N型阱区内,所述P型漂移区与所述P型体区之间存在预设距离。本发明在N型阱区内增加P型漂移区,P型漂移区与N型阱区的接触面构成PN结,P型漂移区与N型漂移区形成双重RESURF结构,降低器件的表面电场,并且能够承担更高的击穿电压,维持较低的导通电阻。
-
公开(公告)号:CN113889163A
公开(公告)日:2022-01-04
申请号:CN202111485264.7
申请日:2021-12-07
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 北京航空航天大学
IPC: G11C11/16
Abstract: 本发明实施例提供一种翻转概率可控的随机磁隧道结器件及应用方法,属于半导体器件领域。所述器件包括:基础磁隧道结三明治结构,自上而下包括参考层、隧穿势垒层和自由层;位于所述参考层上方的顶端电极,所述顶端电极具有顶端电极端口;位于所述自由层下方的调控层,用于为所述自由层提供偏置磁场,所述调控层包括重叠布置的交换偏置场层和底端电极;所述底端电极两端分别具有底端第一电极端口和底端第二电极端口;所述顶端电极端口、所述底端第一电极端口和所述底端第二电极端口用于单个或任意组合使用以调控所述随机隧道结器件的翻转概率。本发明方案实现了随机磁隧道结器件翻转概率可控。
-
公开(公告)号:CN113887025A
公开(公告)日:2022-01-04
申请号:CN202111088795.2
申请日:2021-09-16
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网福建省电力有限公司电力科学研究院
IPC: G06F30/20 , G06F119/04 , G06F119/06
Abstract: 本发明提供一种用于分析芯片老化的模拟仿真方法、装置及系统,属于芯片老化分析领域。所述方法包括:获取芯片上各器件的热网表和第一电网表;根据器件的热网表确定该器件在工作过程中的工作温度;根据器件的第一电网表获取该器件在工作温度下对应的电学参数;根据器件在工作温度下的电学参数,通过模拟仿真得到该器件老化后的性能参数;根据各器件的老化后的性能参数,通过模拟仿真得到所述芯片老化后的性能变化。基于热网表和第一电网表进行仿真得到各个器件在工作温度下老化后的电学参数,然后再根据老化后的电学参数仿真得到芯片老化后的性能参数,在进行芯片老化仿真时充分考虑不同器件各自的温度,使得老化仿真结果更准确。
-
-
-
-
-
-
-
-
-