Abstract:
Die Erfindung betrifft ein Verfahren zur Herstellung einer Kondensatoranordnung sowie eine zugehörige Kondensatoranordnung, wobei an der Oberfläche eines Trägersubstrats (1) eine erste Isolierschicht (2) ausgebildet wird und darin eine erste Kondensatorelektrode mit einer Vielzahl von beabstandeten ersten Leitbahnen (3) erzeugt wird. Unter Verwendung einer Maskenschicht werden Teilbereiche der ersten Isolierschicht (2) zum Freilegen der Vielzahl von ersten Leitbahnen (3) entfernt und nach Ausbilden eines Kondensatordielektrikums (5) an der Oberfläche der freigelegten ersten Leitbahnen (3) eine zweite Kondensatorelektrode mit einer Vielzahl von beabstandeten zweiten Leitbahnen (6) ausgebildet, die zwischen den ersten mit Kondensatordielektrikum beschichteten Leitbahnen (3) liegen. Durch dieses weiter vereinfachte Herstellungsverfahren können Kondensatoren mit einer hohen Flächenkapazität und mechanischen Stabilität selbstjustierend und kostengünstig hergestellt werden.
Abstract:
Erläutert wird unter anderem ein Verfahren zum Strukturieren, bei dem ein Füllmaterial (22) mit T-förmigem Querschnitt als Maske beim Strukturieren verwendet wird, um Strukturen mit sublithografischen Abmessungen zu erzeugen, insbesondere einen Doppel-Finnen-Feldeffekttransistor.
Abstract:
Erläutert wird ein vertikaler Feldeffekttransistor mit einer Halbleiterschicht (10),in der entlang einer Vertiefung (72) ein dotierter Kanalbereich angeordnet ist. Ein"vergrabener" Anschlussbereich (18, 54) führt bis zu einer Oberfläche der Halbleiterschicht (10). Ein zweiter Anschlussbereich (16) ist in der Nähe der Öffnung der Vertiefung an der gleichen Oberfläche angeordnet. Vorzugsweise werden auch Isoliervertiefungen (70, 74, 76) zwischen dem Kanalbereich und einer leitenden Zuführung (54) sowie zwischen dem Feldeffekttransistor und einem benachbarten elektrischen Bauelement hergestellt. Der Feldeffekttransistor hat hervorragende elektrische Eigenschaften und ist einfach herzustellen.
Abstract translation:将解释具有半导体层(10)的垂直场效应晶体管,掺杂沟道区设置在所述凹部沿着一(72)。 A “掩埋” 连接区域(18,54)导致半导体层(10)的表面上。 第二端子部(16)被布置在凹部的同一表面上的开口的附近。 优选还Isoliervertiefungen(70,74,76)的沟道区和导电引线(54)之间形成,并且所述场效应晶体管和相邻的电气部件之间。 所述场效应晶体管具有优异的电性能和易于制造。
Abstract:
Die Erfindung betrifft ein Verfahren zur Herstellung einer T-Gate-Struktur sowie eines zugehörigen Feldeffekttransistors, wobei an den Seitenwänden eines Opfer-Gatestapels(2, 3, 4) eine Seitenwand-Isolationsstruktur (5S, 6S) ausgebildet und zumindest ein oberer Bereich (I) des Opfer-Gatestapels zum Ausbilden einer Gate-Aussparung entfernt wird. Anschließend wird ein Teil (5S) der Seitenwand-Isolationsstruktur im oberen Bereich (I) entfernt und eine somit verbreiterte Gate-Aussparung mit einem hochleitfähigen Material (12) aufgefüllt.
Abstract:
Die Erfindung betrifft ein Verfahren zur Herstellung dünner metallhaltiger Schichten (5C) mit geringem elektrischen Widerstand, wobei zunächst eine metallhaltige Ausgangsschicht (5A) mit einer ersten Korngrösse auf einem Trägermaterial (2) ausgebildet wird. Nachfolgend wird ein lokal begrenzter Wärmebereich (W) in der metallhaltigen Ausgangsschicht (5A) derart erzeugt und bewegt, dass eine Rekristallisation der metallhaltigen Ausgangsschicht (5A) zum Erzeugen der metallhaltigen Schicht (5C) mit einer zur ersten Korngrösse vergrösserten zweiten Korngrösse durchgeführt wird. Auf diese Weise erhält man eine metallhaltige Schicht mit verbesserten elektrischen Eigenschaften.
Abstract:
Erläutert wird unter anderem ein Verfahren zum Herstellen eines Feldeffekttransistors, bei dem mehrere Schichten jeweils abgeschieden, planarisiert und rückgeätzt werden, insbesondere eine Gateelektrodenschicht (60). Durch diese Vorgehensweise entstehen Transistoren mit hervorragenden elektrischen Eigenschaften und hervorragender Reproduzierbarkeit.
Abstract:
Es wird auf einer strukturierten Photoresist-Schicht mittels eines Atomlagenepitaxie-Verfahrens eine Hartmaskenschicht aufgebracht und ein Teil der Hartmaskenschicht wird entfernt, so dass ein entsprechender Teil der strukturierten Photoresist-Schicht freigelegt wird, welcher anschließend entfernt wird.
Abstract:
The invention relates to a method for producing thin metal-containing layers (5C) having low electrical resistance, according to which a metal-containing initial layer (5A) having a first grain size is configured on a carrier material (2) in a first step. A locally restricted heated area (W) is then created and moved within the metal-containing initial layer (5A) in such a way that the metal-containing initial layer (5A) is recrystallized so as to create the metal-containing layer (5C) having a second grain size which is enlarged to the first grain size, whereby a metal-containing layer having improved electrical properties is obtained.
Abstract:
The invention relates to a semiconductor element with at least one layer of tungsten oxide (WOx), optionally in a structured tungsten oxide (WOx) layer. The inventive semiconductor element is characterized in that the relative permittivity ( epsilon r) of the tungsten oxide layer (WOx) is higher than 50.
Abstract:
Erläutert wird unter anderem ein Verfahren zum Herstellen eines Tunnel-Feldeffekttransistors (T1). Anschlussbereiche (28, 80) von verschiedenem Dotiertyp werden mit selbstausrichtenden Implantationsverfahren erzeugt.