一种用于高速串行IO接口接收端的通用测试采样电路

    公开(公告)号:CN119270022A

    公开(公告)日:2025-01-07

    申请号:CN202411272060.9

    申请日:2024-09-11

    Abstract: 本发明提出一种用于高速串行IO接口接收端的通用测试采样电路,包括第一低通滤波器、第二低通滤波器和第一RX测试采样电路、第二RX测试采样电路以及第一比较器、第二比较器和为两个RX测试采样电路和两个比较器提供参考电压及偏置电压的RX测试偏置电路,该通用测试采样电路可以分别对高速串行IO接口接收端的两个差分信号通路中的每一路进行测试采样,根据接收的信号,来判断PCB电路板、压焊点和IO内部是否存在短路、断路。本发明中提出的通用测试采样电路适用于高速度数据传输率串行接口(10G波特率以上)中的差分接收端,并且通过模式选择信号可分别工作在直流模式和交流模式两种情况下,既可以对直流信号采样又可以对交流信号采样。

    一种适用LVDS接收级的冷备份和失效保护电路

    公开(公告)号:CN113872588A

    公开(公告)日:2021-12-31

    申请号:CN202111012408.7

    申请日:2021-08-31

    Abstract: 本发明涉及一种适用LVDS接收级的冷备份和失效保护电路,该电路包括浮阱结构电路、Failsafe电路和上电偏置电路。浮阱结构电路在电源正常上电时,对N阱进行充电,N阱被充电至电源电压,保证Failsafe电路正常工作;在电源掉电或者浮空条件下,切断LVDS输入端与电源的寄生通道,实现冷备份功能;Failsafe电路在端口浮空条件下,将LVDS的P端拉升至电源电位,N端拉低至地端电位,保证输出为稳态高电平;上电偏置电路在电源上电时提供偏置电压,保证浮阱结构电路正常工作。本发明电路在满足失效保护功能的同时,在电源掉电或者浮空条件下,可以切断从端口到电源的通路,满足冷备份需求。

    一种适用LVDS接收级的冷备份和失效保护电路

    公开(公告)号:CN113872588B

    公开(公告)日:2024-05-28

    申请号:CN202111012408.7

    申请日:2021-08-31

    Abstract: 本发明涉及一种适用LVDS接收级的冷备份和失效保护电路,该电路包括浮阱结构电路、Failsafe电路和上电偏置电路。浮阱结构电路在电源正常上电时,对N阱进行充电,N阱被充电至电源电压,保证Failsafe电路正常工作;在电源掉电或者浮空条件下,切断LVDS输入端与电源的寄生通道,实现冷备份功能;Failsafe电路在端口浮空条件下,将LVDS的P端拉升至电源电位,N端拉低至地端电位,保证输出为稳态高电平;上电偏置电路在电源上电时提供偏置电压,保证浮阱结构电路正常工作。本发明电路在满足失效保护功能的同时,在电源掉电或者浮空条件下,可以切断从端口到电源的通路,满足冷备份需求。

    一种耐负压ESD防护电路
    6.
    发明公开

    公开(公告)号:CN117790498A

    公开(公告)日:2024-03-29

    申请号:CN202311434043.6

    申请日:2023-10-31

    Abstract: 本发明提供了一种耐负压ESD防护电路,包括栅串联电阻和深N阱结构的NMOS管。在芯片正常工作时,由于NMOS管的栅极没有电位处于关断状态;当正向ESD事件发生时,电路通过寄生的NPN结构泄放ESD电流;当负向ESD事件发生时,电路同样通过寄生的NPN结构泄放ESD电流。当芯片端口接入负压时,由于NMOS管的P衬没有直接与地电位连接,因此芯片内部不会向端口倒灌电流。本发明电路可以有效泄放ESD电流实现对内部电路的保护,还可以防止管脚出现负压时从芯片地流向管脚的倒灌电流,满足端口耐负压的要求。

    一种基于BiCMOS工艺的MLVDS接收器电路

    公开(公告)号:CN116248139A

    公开(公告)日:2023-06-09

    申请号:CN202310147908.4

    申请日:2023-02-21

    Abstract: 本发明涉及一种基于BiCMOS工艺的MLVDS接收器电路,包括共模变换电路、预放大电路、type1和type2控制电路、迟滞比较器电路和差分转单端电路。共模变换电路对宽共模范围的输入信号进行压缩处理;预放大电路识别并放大压缩后的差分信号;type1和type2控制电路控制MLVDS接收器的工作模式;迟滞比较器在对差模信号放大的同时引入了迟滞功能,实现对差模噪声的抑制,提供电路抗干扰能力;差分转单端电路完成差分信号到单端信号的转换。本发明提供的一种基于BiCMOS工艺的MLVDS接收器电路,该电路通过BiCMOS工艺实现,通过电阻分压网络可以实现宽共模范围的输入,同时实现type1和type2两种工作模式,满足MLVDS标准要求。

Patent Agency Ranking