编程非易失性存储装置的方法

    公开(公告)号:CN101388252B

    公开(公告)日:2013-04-17

    申请号:CN200810213560.X

    申请日:2008-09-11

    Abstract: 本发明提供了一种编程非易失性存储装置的方法,该方法可以包括:将编程电压施加到存储单元;在施加了编程电压之后,可以将辅助脉冲施加到存储单元以有助于电荷的热化;在施加辅助脉冲之后,可以将恢复电压施加到存储单元;在施加恢复电压之后,可以利用校验电压来校验存储单元的编程状态。

    非易失性存储装置
    4.
    发明公开

    公开(公告)号:CN101414484A

    公开(公告)日:2009-04-22

    申请号:CN200810213020.1

    申请日:2008-08-20

    Inventor: 成政宪 朴珠姬

    CPC classification number: G11C16/0483 G11C16/10 G11C16/24 G11C16/26

    Abstract: 提供一种非易失性存储装置。所述非易失性存储装置可包括至少一串、与所述至少一串相应至少一条位线和/或感测晶体管。所述至少一串可包括串联的多个存储单元晶体管。感测晶体管可包括被配置为感测相应位线的电压的栅极。感测晶体管的阈值电压可高于通过从被施加以读取所述相应位线的电压减去给定电压所获得的电压,其中,所述相应位线被连接到所述多个存储单元晶体管中将被读取的存储单元晶体管。

    非易失性存储装置
    7.
    发明授权

    公开(公告)号:CN101414484B

    公开(公告)日:2013-06-05

    申请号:CN200810213020.1

    申请日:2008-08-20

    Inventor: 成政宪 朴珠姬

    CPC classification number: G11C16/0483 G11C16/10 G11C16/24 G11C16/26

    Abstract: 提供一种非易失性存储装置。所述非易失性存储装置可包括至少一串、与所述至少一串相应至少一条位线和/或感测晶体管。所述至少一串可包括串联的多个存储单元晶体管。感测晶体管可包括被配置为感测相应位线的电压的栅极。感测晶体管的阈值电压可高于通过从被施加以读取所述相应位线的电压减去给定电压所获得的电压,其中,所述相应位线被连接到所述多个存储单元晶体管中将被读取的存储单元晶体管。

    编程非易失性存储装置的方法

    公开(公告)号:CN101388252A

    公开(公告)日:2009-03-18

    申请号:CN200810213560.X

    申请日:2008-09-11

    Abstract: 本发明提供了一种编程非易失性存储装置的方法,该方法可以包括:将编程电压施加到存储单元;在施加了编程电压之后,可以将辅助脉冲施加到存储单元以有助于电荷的热化;在施加辅助脉冲之后,可以将恢复电压施加到存储单元;在施加恢复电压之后,可以利用校验电压来校验存储单元的编程状态。

Patent Agency Ranking