互连结构及其形成方法
    1.
    发明公开

    公开(公告)号:CN118398594A

    公开(公告)日:2024-07-26

    申请号:CN202311373288.2

    申请日:2023-10-23

    Abstract: 提供了互连结构及其形成方法。一种互连结构,包括:层间电介质中的接触过孔;第一电介质层中的第一导电特征,第一电介质层设置在层间电介质上方;第一电介质层中的第一衬垫,第一衬垫包括:与第一导电特征的侧壁表面接触的第一部分;以及与第一导电特征的底表面接触的第二部分。互连结构包括:与第一导电特征的顶表面接触的第一覆盖层;第二电介质层中的第二导电特征,第二电介质层设置在第一电介质层上方;第二电介质层中的第二衬垫,其中第一导电特征和第二导电特征包括第一导电材料,并且接触过孔、第一衬垫、第一覆盖层和第二衬垫包括化学上不同于第一导电材料的第二导电材料。

    半导体结构
    3.
    发明公开

    公开(公告)号:CN115566069A

    公开(公告)日:2023-01-03

    申请号:CN202210945046.5

    申请日:2022-08-08

    Abstract: 本公开说明了一种半导体结构。半导体结构可包括一基底,位于基底上的一栅极结构,位于栅极结构上的一介电材料层,穿过栅极结构形成并与之相邻的一源极/漏极(S/D)接触层,以及位于源极/漏极(S/D)接触层上并与之接触的一沟槽导电层。源极/漏极(S/D)接触层可包括铂族金属材料层及形成于基底与铂族金属材料层之间的一硅化层。铂族金属材料层顶部的一顶部宽度可大于或实质上等于铂族金属材料层底部的底部宽度。

    半导体器件及制造方法
    6.
    发明公开

    公开(公告)号:CN115458476A

    公开(公告)日:2022-12-09

    申请号:CN202210382575.9

    申请日:2022-04-13

    Abstract: 本公开总体涉及半导体器件及制造方法。提供了半导体器件及制造方法。在一些实施例中,方法包括:在第一硬掩模材料之上沉积蚀刻停止层,该第一硬掩模材料在栅极堆叠之上;在蚀刻停止层之上沉积层间电介质;穿过层间电介质、蚀刻停止层和第一硬掩模材料形成第一开口,第一开口暴露栅极堆叠的导电部分;以及用第一掺杂剂来处理第一开口的侧壁,以在层间电介质内形成第一处理区域、在蚀刻停止层内形成第二处理区域、在第一硬掩模材料内形成第三处理区域、以及在导电部分内形成第四处理区域,其中在处理之后,第四处理区域具有比第一处理区域更高的第一掺杂剂的浓度。

    半导体装置结构
    9.
    实用新型

    公开(公告)号:CN220172137U

    公开(公告)日:2023-12-12

    申请号:CN202321263658.2

    申请日:2023-05-23

    Abstract: 一种半导体装置结构,包含基底;外延源极/漏极区,设置于基底上方;介电层位于外延源极/漏极区上方;导电部件延伸通过介电层。导电部件电性耦接至外延源极/漏极区。介电层形成围绕导电部件的侧壁;保护衬垫沿侧壁及导电部件延伸并物理接触侧壁及导电部件。保护衬垫被凹陷,以暴露侧壁的一部分,侧壁的此部分具有从介电层的顶表面延伸到保护衬垫的长度,且导电部件接触侧壁的此部分;金属盖层,设置于外延源极/漏极区与导电部件的底表面之间。半导体装置结构还包含硅化物层,设置于外延源极/漏极区与金属盖层之间。金属盖层包含钨、钼或前述的组合。

    半导体结构
    10.
    实用新型

    公开(公告)号:CN220510042U

    公开(公告)日:2024-02-20

    申请号:CN202321424060.7

    申请日:2023-06-06

    Abstract: 一种半导体结构,包括一个或多个栅极结构位于介电层中以及于源极/漏极结构附近;间隙物包围栅极结构,由一层或多层材料组成;蚀刻停止层以及介电层于栅极结构上方,其位于栅极结构正上方的部分被去除以形成籽晶层以及栅极导孔;籽晶层位于栅极结构上方且毗邻于蚀刻停止层;栅极导孔于籽晶层上方且通过籽晶层与栅极结构电性连接。

Patent Agency Ranking