-
公开(公告)号:CN104640069A
公开(公告)日:2015-05-20
申请号:CN201410837123.0
申请日:2011-07-29
申请人: 三洋电机株式会社
摘要: 本发明提供一种无线装置。提取部(66)作为优先级互不相同的区域而规定了第1区域和第2区域,并检测从第1区域向第2区域的移动。提取部(66)在检测到移动的情况下,将在第1区域中规定的通信处理变更成在第2区域中规定的通信处理。通知部(70)在检测到移动的情况下通知区域的变更。在这里,根据从处理部(56)应该广播的信号的重要性规定了针对第1区域的优先级和针对第2区域的优先级。
-
公开(公告)号:CN1652467A
公开(公告)日:2005-08-10
申请号:CN200510007940.4
申请日:2005-02-05
申请人: 三洋电机株式会社
摘要: 本发明提供一种模数转换器,将输入模拟信号输入到放大电路(11)及AD转换电路(12)中。AD转换电路(12),将输入的模拟信号转换为规定位数的数字值,并输出给图中未表示的编码器。DA转换电路(13),将从AD转换电路(12)输出的规定位数的数字值转换为模拟信号。放大电路(11),对输入的模拟信号进行采样后放大α(大于1的值)倍。减法电路(14),从放大电路(11)的输出之中,将放大α倍的DA转换电路(13)的输出减去。通过这种结构,提高循环型AD转换器的速度。
-
公开(公告)号:CN1277413C
公开(公告)日:2006-09-27
申请号:CN03142588.7
申请日:2003-06-11
申请人: 三洋电机株式会社
IPC分类号: H04N5/917
CPC分类号: G11B27/326 , G11B27/105 , G11B2220/20 , H04N5/76 , H04N5/781 , H04N9/8042 , H04N9/8227
摘要: 一种MPEG编码器,按照MPEG-2标准对由图像选择器选择并由数据缩减单元缩减数据量的缩略图图像进行图像内编码压缩。将如此压缩的缩略图图像连同作为编码数据记录在编码数据区的录制地址,在录制其原始图像前录制在缩略图数据区。
-
公开(公告)号:CN1516272A
公开(公告)日:2004-07-28
申请号:CN200310120768.4
申请日:2003-12-03
申请人: 三洋电机株式会社 , 关东三洋半导体股份有限公司
CPC分类号: H01L21/6835 , H01L23/49822 , H01L23/49838 , H01L23/49894 , H01L24/45 , H01L24/48 , H01L24/49 , H01L24/97 , H01L2221/68345 , H01L2224/16225 , H01L2224/32225 , H01L2224/45144 , H01L2224/48091 , H01L2224/49171 , H01L2224/73204 , H01L2224/73265 , H01L2224/97 , H01L2924/00014 , H01L2924/01005 , H01L2924/01006 , H01L2924/01013 , H01L2924/01015 , H01L2924/01019 , H01L2924/0102 , H01L2924/01023 , H01L2924/01024 , H01L2924/01027 , H01L2924/01029 , H01L2924/01033 , H01L2924/01046 , H01L2924/01047 , H01L2924/01078 , H01L2924/01079 , H01L2924/01082 , H01L2924/01087 , H01L2924/01088 , H01L2924/12042 , H01L2924/13055 , H01L2924/14 , H01L2924/15311 , H01L2924/181 , H01L2924/19041 , H01L2924/19043 , H01L2924/19105 , H01L2924/30105 , H05K1/024 , H05K3/205 , H05K3/4676 , H05K3/4682 , H05K2201/068 , Y10S428/901 , Y10T428/24917 , H01L2224/85 , H01L2224/81 , H01L2224/83 , H01L2924/00 , H01L2924/00012 , H01L2224/0401
摘要: 本发明提供一种具有改进的产品可靠性和高频性能的低分布和重量轻的半导体装置。刚好在电路器件410a和410b的下面配置了多层互连线结构。组成一部分多层互连线结构的夹层绝缘薄膜405由具有范围在1.0到3.7之内的相对电介质常数,和范围在从0.0001到0.02之内的介质损耗正切的一种材料形成。
-
公开(公告)号:CN102668606A
公开(公告)日:2012-09-12
申请号:CN201180003874.7
申请日:2011-07-29
申请人: 三洋电机株式会社
摘要: 本发明提供一种无线装置。提取部(66)作为优先级互不相同的区域而规定了第1区域和第2区域,并检测从第1区域向第2区域的移动。提取部(66)在检测到移动的情况下,将在第1区域中规定的通信处理变更成在第2区域中规定的通信处理。通知部(70)在检测到移动的情况下通知区域的变更。在这里,根据从处理部(56)应该广播的信号的重要性规定了针对第1区域的优先级和针对第2区域的优先级。
-
公开(公告)号:CN100486116C
公开(公告)日:2009-05-06
申请号:CN200510007940.4
申请日:2005-02-05
申请人: 三洋电机株式会社
摘要: 本发明提供一种模数转换器,将输入模拟信号输入到放大电路(11)及AD转换电路(12)中。AD转换电路(12),将输入的模拟信号转换为规定位数的数字值,并输出给图中未表示的编码器。DA转换电路(13),将从AD转换电路(12)输出的规定位数的数字值转换为模拟信号。放大电路(11),对输入的模拟信号进行采样后放大α(大于1的值)倍。减法电路(14),从放大电路(11)的输出之中,将放大α倍的DA转换电路(13)的输出减去。通过这种结构,提高循环型AD转换器的速度。
-
公开(公告)号:CN1306604C
公开(公告)日:2007-03-21
申请号:CN200310120768.4
申请日:2003-12-03
申请人: 三洋电机株式会社 , 关东三洋半导体股份有限公司
CPC分类号: H01L21/6835 , H01L23/49822 , H01L23/49838 , H01L23/49894 , H01L24/45 , H01L24/48 , H01L24/49 , H01L24/97 , H01L2221/68345 , H01L2224/16225 , H01L2224/32225 , H01L2224/45144 , H01L2224/48091 , H01L2224/49171 , H01L2224/73204 , H01L2224/73265 , H01L2224/97 , H01L2924/00014 , H01L2924/01005 , H01L2924/01006 , H01L2924/01013 , H01L2924/01015 , H01L2924/01019 , H01L2924/0102 , H01L2924/01023 , H01L2924/01024 , H01L2924/01027 , H01L2924/01029 , H01L2924/01033 , H01L2924/01046 , H01L2924/01047 , H01L2924/01078 , H01L2924/01079 , H01L2924/01082 , H01L2924/01087 , H01L2924/01088 , H01L2924/12042 , H01L2924/13055 , H01L2924/14 , H01L2924/15311 , H01L2924/181 , H01L2924/19041 , H01L2924/19043 , H01L2924/19105 , H01L2924/30105 , H05K1/024 , H05K3/205 , H05K3/4676 , H05K3/4682 , H05K2201/068 , Y10S428/901 , Y10T428/24917 , H01L2224/85 , H01L2224/81 , H01L2224/83 , H01L2924/00 , H01L2924/00012 , H01L2224/0401
摘要: 本发明提供一种具有改进的产品可靠性和高频性能的低分布和重量轻的半导体装置。刚好在电路器件410a和410b的下面配置了多层互连线结构。组成一部分多层互连线结构的夹层绝缘薄膜405由具有范围在1.0到3.7之内的相对电介质常数,和范围在从0.0001到0.02之内的介质损耗正切的一种材料形成。
-
公开(公告)号:CN101521509A
公开(公告)日:2009-09-02
申请号:CN200910128071.9
申请日:2005-02-05
申请人: 三洋电机株式会社
IPC分类号: H03M1/16
摘要: 本发明提供一种模数转换器,将输入模拟信号输入到放大电路(11)及AD转换电路(12)中。AD转换电路(12),将输入的模拟信号转换为规定位数的数字值,并输出给图中未表示的编码器。DA转换电路(13),将从AD转换电路(12)输出的规定位数的数字值转换为模拟信号。放大电路(11),对输入的模拟信号进行采样后放大α(大于1的值)倍。减法电路(14),从放大电路(11)的输出之中,将放大α倍的DA转换电路(13)的输出减去。通过这种结构,提高循环型AD转换器的速度。
-
公开(公告)号:CN1867076A
公开(公告)日:2006-11-22
申请号:CN200610091649.4
申请日:2006-02-17
申请人: 三洋电机株式会社
摘要: 在图像提供方和用户方对图像分配存在各种等级的请求。在图像编码装置(100)中,编码块(8)对规定的图像数据进行编码。分离单元(19),按照在不同机会下分配的方式,将编码图像数据分离为将其内容作为可视认图像再生的基本数据和补充该基本数据的补充数据。添加单元(24),对于基本数据及补充数据中的至少一方,添加用于进行各自独立的版权管理的信息。
-
公开(公告)号:CN1678070A
公开(公告)日:2005-10-05
申请号:CN200510062438.3
申请日:2005-03-28
申请人: 三洋电机株式会社
CPC分类号: G06F3/1431 , G09G5/39 , G09G2320/06 , G09G2320/0606 , G09G2320/10 , G09G2340/02 , G09G2340/0407 , H04N19/102 , H04N19/12 , H04N19/132 , H04N19/156 , H04N19/162 , H04N19/17 , H04N19/184 , H04N19/63 , H04N19/64
摘要: 本发明提供一种在多个显示装置上显示图像的图像处理装置及方法。解码单元(150)用于对编码图像数据进行解码。低分辨率帧缓冲器(30)用于记录从解码单元(150)输出的低分辨率的图像数据。高分辨率帧缓冲器(40)用于记录从解码单元(150)输出的高分辨率的图像数据。低分辨率显示电路(32)从低分辨率帧缓冲器(30)获得数据,生成显示低分辨率的活动图像的低分辨率显示装置(36)的显示信号。高分辨率显示电路(42)从高分辨率帧缓冲器(40)获得数据,生成显示高分辨率的活动图像的高分辨率显示装置(46)的显示信号。由此,能够在多个显示装置上分别显示分辨率不同的活动图像。
-
-
-
-
-
-
-
-
-