반도체 디바이스 및 그 제조 방법
    1.
    发明公开
    반도체 디바이스 및 그 제조 방법 审中-公开
    半导体器件及其制造方法

    公开(公告)号:KR20180034221A

    公开(公告)日:2018-04-04

    申请号:KR20170110736

    申请日:2017-08-31

    摘要: 반도체디바이스를제조하는방법에있어서, 제1 층간유전체층이기판위에형성된다. 제1 오목부가제1 층간유전체층에형성된다. 제1 금속배선이제1 오목부에형성된다. 제1 내에칭층이제1 금속배선사이의제1 층간유전체층의표면에는형성되지만제1 금속배선의상부표면상에는형성되지않는다. 제1 절연층이제1 내에칭층및 제1 금속배선의상부표면상에형성된다.

    摘要翻译: 在用于制造半导体器件的方法中,在衬底上形成第一层间电介质层。 第一凹陷形成在第一层间电介质层中。 第一金属布线形成在第一凹部中。 第一蚀刻阻抗层形成在第一金属配线之间的第一层间电介质层的表面中而不形成在第一金属配线的上表面上。 第一绝缘层形成在第一蚀刻阻挡层和第一金属配线的上表面上。

    수직 전계 효과 디바이스들의 개선된 패킹을 위한 디바이스 아키텍쳐 및 방법
    9.
    发明公开
    수직 전계 효과 디바이스들의 개선된 패킹을 위한 디바이스 아키텍쳐 및 방법 审中-实审
    用于改进垂直场效应装置包装的装置结构和方法

    公开(公告)号:KR1020150088887A

    公开(公告)日:2015-08-03

    申请号:KR1020157017254

    申请日:2013-11-26

    摘要: 팔각형또는역-팔각형의(inverse-octagonal) 게이트트렌치와결합하여팔각형또는역-팔각형의깊은트렌치초접합(super-junction)을이용하는반도체전계효과디바이스를개시한다. 전계효과디바이스는개선된패킹밀도, 개선된전류밀도및 개선된온-저항을달성하면서도, 동시에네이티브포토마스크프로세싱의 45° 각도의배수들과호환성을유지하고, 선택적인에피택셜리필(refill)과게이트산화를위한잘 특징지어진 (010), (100) 및 (110) (그리고, 그들과동등한) 실리콘측벽표면들을가질수 있으며, 이는결과적으로스케일러빌리티를향상시킨다. 각각의측벽표면의상대적인길이를변경함으로써, 추가적인프로세싱단계들없이서로다른임계전압들을가진디바이스들이달성될수 있다. 변화하는측벽길이들을갖는트렌치들을믹싱(mixing)하는것이또한선택적인에피택셜리필동안스트레스평형(stress balancing)을가능하게한다.

    摘要翻译: 公开了半导体场效应器件,其利用与八边形或反八边形栅极沟槽组合的八边形或反八边形深沟槽超结。 场效应器件实现了改进的封装密度,改善的电流密度和改进的导通电阻,同时保持与45度角的天然光掩模处理的兼容性并具有良好的特征(010),(100 )和(110)(及其等效的)硅侧壁表面,用于选择性外延填充和栅极氧化,从而提高了可扩展性。 通过改变每个侧壁表面的相对长度,可以在没有额外的处理步骤的情况下实现具有不同阈值电压的装置。 具有不同侧壁长度的混合沟槽也允许在选择性外延填充期间的应力平衡。