SOI基板およびSOI基板を用いた半導体装置
    2.
    发明申请
    SOI基板およびSOI基板を用いた半導体装置 审中-公开
    SOI衬底和使用SOI衬底的半导体器件

    公开(公告)号:WO2009011152A1

    公开(公告)日:2009-01-22

    申请号:PCT/JP2008/055486

    申请日:2008-03-25

    CPC classification number: H01L21/76254 H01L27/1203

    Abstract:  半導体層を形成するシリコンよりも、機械的特性の優れたSiC等の材料によって基体を形成し、当該基体と半導体層とを絶縁物層を介して貼り合わせる。貼り合わせた後、半導体層を基体から機械的に切り離してSOI基板を作成する一方、切り離された半導体層を次のSOI基板の作成に再利用する。これによって、従来の手法では困難であった直径400mm以上の大きさを有する大型のSOI基板を得ることができた。

    Abstract translation: 基体由诸如SiC的材料形成,具有比用于形成半导体层的硅的机械特性更高的机械特性,并且基底材料和半导体层通过绝缘层接合。 在接合之后,通过将半导体层与基体机械分离来形成SOI衬底,并且分离的半导体层被再次用于形成随后的SOI衬底。 因此,可以获得通过常规方法难以获得的直径为400mm以上的大型SOI衬底。

    複合磁性体、その製造方法、それを用いた回路基板、及びそれを用いた電子機器
    3.
    发明申请
    複合磁性体、その製造方法、それを用いた回路基板、及びそれを用いた電子機器 审中-公开
    复合磁体,其制造方法,使用其的电路基板和使用其的电子器件

    公开(公告)号:WO2008090891A1

    公开(公告)日:2008-07-31

    申请号:PCT/JP2008/050821

    申请日:2008-01-22

    CPC classification number: H01F41/0246 H01F1/26 H01F1/37 H05K1/0233

    Abstract:  数百MHz~数GHzの周波数において、磁気損失が充分小さい複合磁性体及びその製造方法を提供する。  磁性粉末を絶縁性材料中に分散して構成される複合磁性体において、前記磁性粉末は、球状又は扁平状であり、前記複合磁性体は、次の(a)から(c)の内のいずれか一つの特性を有している。 (a)1GHz又は500MHzの周波数おいて比透磁率μrが1よりも大きく、かつ損失正接tanδが0.1以下であること、 (b)1.2GHz以下の周波数における複素透磁率の実部μr’が10よりも大きく、かつ損失正接tanδが0.3以下であること、及び (c)複素透磁率の実部μr’が4GHz以下の周波数で1よりも大きく、かつ1GHz以下の周波数において損失正接tanδが0.1以下であること。

    Abstract translation: 可以提供具有几百MHz至几GHz频率的足够小的磁损耗的复合磁体及其制造方法。 复合磁体通过将磁粉分散在绝缘材料中而形成。 磁粉具有球形或扁平形状。 复合磁体具有以下特征(a)〜(c)中的一个:(a)在1GHz或500MHz的频率下,相对磁导率μr大于1,损耗角正切tan d不大于0.1 。 (b)在不大于1.2GHz的频率下,复磁导率的实部μr'大于10,损耗角正切tan d不大于0.3。 (c)在不大于4GHz的频率下,复磁导率的实部μr'大于1; 在不大于1GHz的频率下,损耗角正切tan d不大于0.1。

    減圧蒸着装置及び減圧蒸着方法
    4.
    发明申请
    減圧蒸着装置及び減圧蒸着方法 审中-公开
    真空沉积装置和真空沉积方法

    公开(公告)号:WO2007034541A1

    公开(公告)日:2007-03-29

    申请号:PCT/JP2005/017339

    申请日:2005-09-21

    CPC classification number: C23C14/12 C23C14/24 C23C14/564

    Abstract:  高集積度及び超微細加工が要求される半導体装置等に使用される蒸着薄膜では、当該蒸着薄膜に対する汚染物質、特に、有機物の吸着が問題となっている。  チャンバ内のガス圧力を粘性流域に保った場合、分子流域に保った場合に比較して、有機物の吸着が著しく低くなる現象を見出し、この現象に基づいて、蒸着薄膜形成時には、ガス圧力を分子流域にし、非蒸着時には、ガス圧力を粘性流域にするように、ガス圧力を制御することにより、有機物汚染の少なく蒸着薄膜を形成することができる。

    Abstract translation: 本发明提供一种真空沉积设备和真空沉积方法,其可以解决例如在满足高度集成和微细加工要求的半导体器件中使用的沉积薄膜所涉及的问题,污染物,特别是有机物 材料被吸附在沉积的薄膜上。 已经发现一种现象,其中当室内的气体压力保持在粘性流动区域中时,有机材料的吸附显着低于气体压力保持在分子流动区域中的情况。 基于这种现象,可以通过以形成沉积薄膜的气体压力使气体压力达到分子流动区域的方式控制气体压力来形成不含有机材料的显着污染的沉积薄膜,以及 在非沉积期间气体压力被带到粘性流动区域。

    炭化珪素製品、その製造方法、及び、炭化珪素製品の洗浄方法
    6.
    发明申请
    炭化珪素製品、その製造方法、及び、炭化珪素製品の洗浄方法 审中-公开
    碳化硅产品,其生产方法和清洁碳化硅产品的方法

    公开(公告)号:WO2005010244A1

    公开(公告)日:2005-02-03

    申请号:PCT/JP2004/009990

    申请日:2004-07-07

    Abstract: A silicon carbide product is disclosed which is characterized by having a surface with a metal impurity concentration of not more than 1 x 10 (atoms/cm ). Also disclosed are a method for producing such a silicon carbide product and a method for cleaning a silicon carbide product. A silicon carbide having such a highly cleaned surface can be obtained by cleaning it with a hydrofluoric acid, a hydrochloric acid, or an aqueous solution containing a sulfuric acid and a hydrogen peroxide solution. The present invention provides a highly cleaned silicon carbide, and thus enables to produce a semiconductor device which is free from consideration on deterioration in characteristics caused by impurities. Further, when the silicon carbide is used in a unit for semiconductor production or the like, there is such an advantage that an object processed in the unit can be prevented from suffering an adverse affect of flying impurities.

    Abstract translation: 公开了一种碳化硅产品,其特征在于具有不大于1×10 11(原子/ cm 2)的金属杂质浓度的表面。 还公开了制造这种碳化硅产品的方法和清洁碳化硅产品的方法。 通过用氢氟酸,盐酸或含有硫酸和过氧化氢溶液的水溶液进行清洗,可以得到具有高度清洁表面的碳化硅。 本发明提供了高度清洁的碳化硅,因此能够制造出不考虑由杂质引起的特性劣化的半导体器件。 此外,当将碳化硅用于半导体生产等的单位时,具有能够防止在该单元中加工的物体遭受飞散杂质的不利影响的优点。

    半導体装置およびその製造方法
    8.
    发明申请
    半導体装置およびその製造方法 审中-公开
    半导体器件及其制造方法

    公开(公告)号:WO2004109790A1

    公开(公告)日:2004-12-16

    申请号:PCT/JP2004/007844

    申请日:2004-05-31

    Abstract: 本発明によれば、複数の結晶面を有する立体構造のシリコン基板表面に、プラズマを用いてゲート絶縁膜を形成する。プラズマゲート絶縁膜は、複数の結晶面においても界面準位の増加がなく、立体構造のコーナー部おいても均一な膜厚を有する。プラズマにより高品質のゲート絶縁膜を成膜することで特性の良い半導体装置が得られる。

    Abstract translation: 在具有多个晶面的三维硅衬底表面上使用等离子体形成栅极绝缘膜。 等离子体栅极绝缘膜在任何晶面中不会增加界面态,即使在三维结构的角部也具有均匀的厚度。 通过使用等离子体形成高品质的栅极绝缘膜,可以获得具有良好特性的半导体器件。

Patent Agency Ranking