-
公开(公告)号:CN104347601A
公开(公告)日:2015-02-11
申请号:CN201410349913.4
申请日:2014-07-22
申请人: 三星电子株式会社
IPC分类号: H01L25/065 , H01L23/31 , H01L23/48 , H01L21/98
CPC分类号: H01L25/0657 , H01L21/4853 , H01L21/486 , H01L21/568 , H01L23/3128 , H01L23/481 , H01L23/49816 , H01L23/49827 , H01L23/5389 , H01L24/13 , H01L24/16 , H01L24/19 , H01L24/27 , H01L24/32 , H01L24/73 , H01L24/82 , H01L24/96 , H01L25/50 , H01L2224/11849 , H01L2224/12105 , H01L2224/13023 , H01L2224/13082 , H01L2224/13111 , H01L2224/13116 , H01L2224/13124 , H01L2224/13139 , H01L2224/13144 , H01L2224/13147 , H01L2224/13155 , H01L2224/13164 , H01L2224/14155 , H01L2224/16058 , H01L2224/16235 , H01L2224/16237 , H01L2224/2746 , H01L2224/2919 , H01L2224/32145 , H01L2224/32225 , H01L2224/33181 , H01L2224/48228 , H01L2224/73265 , H01L2224/73267 , H01L2224/81191 , H01L2224/81193 , H01L2224/81203 , H01L2224/81447 , H01L2224/81815 , H01L2224/8203 , H01L2224/92244 , H01L2224/96 , H01L2224/97 , H01L2225/0651 , H01L2225/06513 , H01L2225/06517 , H01L2225/06562 , H01L2225/06586 , H01L2924/12042 , H01L2924/15311 , H01L2924/181 , H01L2924/18161 , H01L2924/18162 , H01L2924/00014 , H01L2924/014 , H01L2224/83 , H01L2224/11 , H01L2924/00 , H01L2924/00012
摘要: 本发明构思的实施例包括一种具有多个层叠的半导体芯片的半导体封装件。多层衬底包括中心绝缘层、设置在中心绝缘层的上表面上的上布线层和设置在中心绝缘层的下表面上的第一下布线层。利用各种方式将层叠的半导体芯片连接至多层衬底和/或彼此连接。半导体封装件能够像基于倒装芯片接合的半导体封装件那样进行高性能操作,并且还通过克服由于单个半导体芯片导致的限制符合大容量的需要。本发明构思的实施例还包括用于制造该半导体封装件的方法。
-
公开(公告)号:CN104347601B
公开(公告)日:2018-03-20
申请号:CN201410349913.4
申请日:2014-07-22
申请人: 三星电子株式会社
IPC分类号: H01L25/065 , H01L23/31 , H01L23/48 , H01L21/98
CPC分类号: H01L25/0657 , H01L21/4853 , H01L21/486 , H01L21/568 , H01L23/3128 , H01L23/481 , H01L23/49816 , H01L23/49827 , H01L23/5389 , H01L24/13 , H01L24/16 , H01L24/19 , H01L24/27 , H01L24/32 , H01L24/73 , H01L24/82 , H01L24/96 , H01L25/50 , H01L2224/11849 , H01L2224/12105 , H01L2224/13023 , H01L2224/13082 , H01L2224/13111 , H01L2224/13116 , H01L2224/13124 , H01L2224/13139 , H01L2224/13144 , H01L2224/13147 , H01L2224/13155 , H01L2224/13164 , H01L2224/14155 , H01L2224/16058 , H01L2224/16235 , H01L2224/16237 , H01L2224/2746 , H01L2224/2919 , H01L2224/32145 , H01L2224/32225 , H01L2224/33181 , H01L2224/48228 , H01L2224/73265 , H01L2224/73267 , H01L2224/81191 , H01L2224/81193 , H01L2224/81203 , H01L2224/81447 , H01L2224/81815 , H01L2224/8203 , H01L2224/92244 , H01L2224/96 , H01L2224/97 , H01L2225/0651 , H01L2225/06513 , H01L2225/06517 , H01L2225/06562 , H01L2225/06586 , H01L2924/12042 , H01L2924/15311 , H01L2924/181 , H01L2924/18161 , H01L2924/18162 , H01L2924/00014 , H01L2924/014 , H01L2224/83 , H01L2224/11 , H01L2924/00 , H01L2924/00012
摘要: 本发明构思的实施例包括一种具有多个层叠的半导体芯片的半导体封装件。多层衬底包括中心绝缘层、设置在中心绝缘层的上表面上的上布线层和设置在中心绝缘层的下表面上的第一下布线层。利用各种方式将层叠的半导体芯片连接至多层衬底和/或彼此连接。半导体封装件能够像基于倒装芯片接合的半导体封装件那样进行高性能操作,并且还通过克服由于单个半导体芯片导致的限制符合大容量的需要。本发明构思的实施例还包括用于制造该半导体封装件的方法。
-
公开(公告)号:CN110828392A
公开(公告)日:2020-02-21
申请号:CN201910635252.4
申请日:2019-07-15
申请人: 三星电子株式会社
IPC分类号: H01L23/31 , H01L23/528
摘要: 本申请提供了半导体器件和半导体封装。半导体器件具有半导体芯片区域和切割线区域,所述半导体芯片区域包含半导体芯片和钝化膜的覆盖所述半导体芯片的第一部分,所述切割线区域包含连接到所述钝化膜的第一部分的所述钝化膜的第二部分、从钝化膜的第二部分的远端突出的第一绝缘膜、以及第一布线的至少一部分。第一绝缘膜的第一部分沿着钝化膜的第二部分的远端设置,第一绝缘膜的第二部分横向突出超过第一绝缘膜的第一部分,并且第一布线横向突出超出第一绝缘膜的第二部分。
-
-