在牺牲核上经由包覆的晶体管鳍形成

    公开(公告)号:CN107615490B

    公开(公告)日:2022-02-11

    申请号:CN201580080367.1

    申请日:2015-06-26

    申请人: 英特尔公司

    IPC分类号: H01L29/78 H01L21/336

    摘要: 公开了用于定制基于鳍的晶体管装置以提供范围广泛的沟道配置和/或材料系统,并且在相同集成电路管芯内的技术。根据一实施例,包覆并且随后去除牺牲鳍,由此留下包覆层作为一对独立的鳍。一旦牺牲鳍区域被适合的绝缘体回填,得到的结构便是绝缘体上鳍。通过使用此类核上包覆方案,新鳍能够以任何材料配置。得到的绝缘体上鳍例如在消除或以其它方式降低子沟道源极到漏极(或漏极到源极)泄露电流的同时对良好的栅极控制是有利的。另外,大幅降低了来自沟道到衬底的寄生电容。牺牲鳍能够被视为是核,并且能够例如使用原生于衬底的材料或允许低缺陷异类包覆材料组合的替换材料来实现。

    使用薄膜晶体管的可重配置的互连布置

    公开(公告)号:CN110197820A

    公开(公告)日:2019-09-03

    申请号:CN201910145003.7

    申请日:2019-02-27

    申请人: 英特尔公司

    IPC分类号: H01L23/538

    摘要: 提供了使用薄膜晶体管的可重配置的互连布置。本文中所公开的是包括薄膜晶体管(TFT)的可重配置的互连布置。示例性的布置包括被提供在半导体衬底之上的TFT,所述布置包括在TFT与半导体衬底之间的一个或多个金属互连层,以及被提供在TFT的与面向半导体衬底的侧相对的侧之上的一个或多个金属互连层。将TFT集成在互连布置的金属互连层中间有利地允许通过控制被施加到TFT的栅极电极的电压来控制在各种电路元件之间的电连接性。

    低损害自对准两性FINFET尖端掺杂

    公开(公告)号:CN107636838B

    公开(公告)日:2022-01-14

    申请号:CN201580080418.0

    申请日:2015-06-27

    申请人: 英特尔公司

    摘要: 单片的鳍式FET包含设置在第二Ⅲ‑Ⅴ化合物半导体上的第一Ⅲ‑Ⅴ化合物半导体材料中的多数载流子沟道。在诸如牺牲栅极叠层的掩模正覆盖沟道区域时,两性掺杂物的源被沉淀在暴露的鳍侧壁之上并被扩散到第一Ⅲ‑Ⅴ化合物半导体材料中。两性掺杂物作为第一Ⅲ‑Ⅴ材料内的供体和第二Ⅲ‑Ⅴ材料内的受体来优先活化,给晶体管尖端掺杂提供第一和第二Ⅲ‑Ⅴ材料之间的p‑n结。横向隔离物被沉淀以覆盖鳍的尖端部分。未由掩模或隔离物所覆盖的鳍的区域中的源极/漏极区域通过尖端区域来电耦合到沟道。沟道掩模采用栅极叠层来替换。