-
公开(公告)号:CN106672888A
公开(公告)日:2017-05-17
申请号:CN201511010440.6
申请日:2015-11-11
Applicant: 飞思卡尔半导体公司
CPC classification number: H01L23/5389 , H01L21/568 , H01L24/19 , H01L24/20 , H01L24/97 , H01L2224/04105 , H01L2224/12105 , H01L2224/32145 , H01L2224/48091 , H01L2224/48227 , H01L2224/73265 , H01L2224/73267 , H01L2224/85005 , H01L2224/97 , H01L2924/15151 , H01L2924/00014 , H01L2924/00012 , H01L2224/83 , H01L2224/85 , B81C1/00261 , B81B7/0006 , B81B7/007
Abstract: 本发明涉及封装集成电路管芯的方法和器件。一种具有开口和穿衬底互连结构的封装衬底附接至临时载体(诸如粘附膜)。将IC管芯的有源表面与开口之内的载体衬底接触地放置,以暂时将该管芯附接至载体衬底。将另一管芯附接至离该载体衬底最远的第一管芯的一侧。根据实施例,使用环氧树脂使两个管芯彼此附接,使得它们各自的非有源表面彼此面对。在第二管芯的有源表面处的互连和封装衬底之间连接键合引线。然后封装该引线。在移除该载体衬底之后,形成累积互连结构,该累积互连结构包括封装衬底的外部互连(例如球栅阵列封装的焊球)。
-
公开(公告)号:CN103033736B
公开(公告)日:2017-05-03
申请号:CN201210349012.6
申请日:2012-09-19
Applicant: 飞思卡尔半导体公司
IPC: G01R31/28 , G01R31/3185
CPC classification number: G01R31/318555 , G01R31/318513 , G01R31/318572 , H01L2924/0002 , H01L2924/00
Abstract: 本发明涉及测试多集成电路器件的方法及装置。实施例包括的系统包括至少一个集成电路(IC)以及用于对它们进行测试的方法。每个IC包含用于接收输入信号的输入互联体,用于接收测试启用信号的测试启用互联体,以及用于执行该集成电路测试的控制器(例如,TAP控制器),其中该执行是基于至少在寄存器(对应于输入信号的值)中的值进行的。每个IC还包括输入端口和耦接于第一输入互联体的多路复用器,至少一个寄存器,和输入端口。该多路复用器可控制为将输入信号传送到输入端口以响应测试启用信号的非断言,并且将输入信号传送到至少一个控制器以响应测试启用信号的断言。当系统包括多个控制器时,每个控制器可执行不同的操作码至指令映射。
-
公开(公告)号:CN106598891A
公开(公告)日:2017-04-26
申请号:CN201510900126.9
申请日:2015-10-15
Applicant: 飞思卡尔半导体公司
IPC: G06F13/362
CPC classification number: G06F13/362 , G06F13/4282 , G06F2213/0016
Abstract: 一种系统,其具有主设备和从设备并且在I2C总线之上通信,该系统具有SDA线和SCL线,SDA线和SCL线是常高的,除非设备将线的电压拉低。在SCL线上的时钟信号的低相位期间在SDA线上设置正常数据信号,并在时钟信号的高相位期间将正常数据信号传输至接收机。在时钟信号的低相位期间从设备在SDA线上提供报警信号以向主设备发送报警信号。报警信号可以是向从设备发送信号唤醒的脉冲或者识别报警从设备的脉冲模式。
-
公开(公告)号:CN106598362A
公开(公告)日:2017-04-26
申请号:CN201510820874.6
申请日:2015-10-14
Applicant: 飞思卡尔半导体公司
IPC: G06F3/044
Abstract: 本发明涉及互电容感测电路。电子设备包括分别连接至触摸板发射电极和接收电极的发射模块和接收模块。接收模块包括非线性电压-电流转换器、预充电电压发生器和积分器。在发射电极和接收电极之间的互电容是Cm。发射模块在分别对发射电极充电和放电的第一状态和第二状态之间改变。接收电极和预充电电压发生器向电压-电流转换器提供控制电压。控制电压取决于互电容、发射模决的状态和由预充电电压发生器提供的预充电电压。电压-电流转换器取决于第一电压向积分器提供充电电流。积分器基于充电电流确定用于互电容的值。
-
公开(公告)号:CN104020807B
公开(公告)日:2017-04-12
申请号:CN201410057363.9
申请日:2014-02-20
Applicant: 飞思卡尔半导体公司
Inventor: J·S·朝伊
CPC classification number: G11C7/06 , G11C5/14 , G11C5/147 , G11C7/062 , G11C7/065 , G11C11/4074 , G11C16/28 , G11C16/30
Abstract: 本发明涉及读出放大器电压调节器。所公开的存储器(101)包括多个存储器单元(106);用于从所述多个存储器单元读取数据的多个读出放大器(119、121);以及耦合于所述多个读出放大器的电压调节器(123)。所述电压调节器包括参考读出放大器(349)、电流注入器(303)以及电流注入器控制电路(318)。所述电流注入器控制电路基于所述参考读出放大器的电压来控制由所述电流注入器提供给所述电压调节器的输出节点的电流量。
-
公开(公告)号:CN103227153B
公开(公告)日:2017-04-12
申请号:CN201310031117.1
申请日:2013-01-28
Applicant: 飞思卡尔半导体公司
IPC: H01L21/8246 , H01L27/112
CPC classification number: H01L27/11521 , H01L21/28273 , H01L29/42332
Abstract: 本发明涉及具有不同密度的纳米晶体的不同非易失性存储器的半导体器件及方法。一种用于形成半导体器件(102、104、106)的方法包括:在具有第一区域(104)和第二区域(102)的衬底(52)的表面之上形成第一多个纳米晶体(53),其中所述第一多个纳米晶体在所述第一区域和所述第二区域中形成并且具有第一密度;以及在形成所述第一多个纳米晶体之后,在所述第二区域中而不在所述第一区域中的所述衬底的所述表面之上形成第二多个纳米晶体(63),其中在所述第二区域中所述第一多个纳米晶体连同所述第二多个纳米晶体导致了第二密度,其中所述第二密度大于所述第一密度。
-
公开(公告)号:CN106548982A
公开(公告)日:2017-03-29
申请号:CN201610806026.4
申请日:2016-09-06
Applicant: 飞思卡尔半导体公司
CPC classification number: B81B7/007 , B81B2201/025 , B81C1/00301 , B81C1/00817 , G01L9/0042 , G01L9/0073 , H01L43/02 , H01L43/12 , H01L21/82 , B81B7/02 , B81C1/00261 , B81C2201/0174 , H01L27/0207
Abstract: 在单个半导体装置中集成不同传感器。在一些实施例中,一种制造传感器系统的方法可包括:形成具有衬底层(28)和位于所述衬底层的第一侧上的第一传感器(30、32、34)的第一结构20);在所述衬底层的所述第一侧上的所述第一传感器上方接合顶盖结构(24);以及在所述顶盖结构上方沉积第一介电层(131)。在接合所述顶盖结构和沉积所述第一介电层之后,在所述第一介电层上制造第二传感器(124、126、128)。所述第二传感器包括在用于将所述顶盖结构接合到所述衬底层的所述第一侧的温度下将受不利影响的材料。
-
公开(公告)号:CN106506420A
公开(公告)日:2017-03-15
申请号:CN201510674052.1
申请日:2015-09-08
Applicant: 飞思卡尔半导体公司
IPC: H04L27/148 , H04B5/00 , H02J50/12
CPC classification number: H04B5/0075 , H04B5/0031 , H04B5/0037 , H04L27/148
Abstract: 本发明涉及使用频率混叠FSK解调的无线充电器。一种频移键控(FSK)解调部件,具有采样器,该采样器接收FSK已调信号,对接收的FSK已调信号进行采样,并输出采样信号。该FSK解调部件进一步包括滤波采样信号的低通滤波器,以及检测低通滤波的采样信号的频移的频移检测器。之后该FSK解调部件输出对低通滤波的采样信号的频移的检测的指示。
-
公开(公告)号:CN106505990A
公开(公告)日:2017-03-15
申请号:CN201510723963.9
申请日:2015-09-08
Applicant: 飞思卡尔半导体公司
IPC: H03K19/0185
CPC classification number: H03K3/012 , H03K3/3565
Abstract: 本公开涉及具有可选滞后和速度的输入缓冲器。缓冲器在输出节点处作为输入信号的函数提供信号。第一和第二缓冲级具有用于确立输出信号的相应电流传导路径。使能元件响应于在第一和第二缓冲级都同时使能的状态下使能信号的确立,选择性地使能第二缓冲级。第一缓冲级具有来自输出节点的滞后反馈路径,其用于在缓冲响应中提供滞后。与只有第一缓冲级使能时相比,当第一和第二缓冲级都使能时,滞后较小。当使能时,第二缓冲级对输入信号的响应快于第一缓冲级。
-
公开(公告)号:CN106488229A
公开(公告)日:2017-03-08
申请号:CN201510659195.5
申请日:2015-09-01
Applicant: 飞思卡尔半导体公司
IPC: H04N19/107 , H04N19/176 , H04N19/167
CPC classification number: H04N19/107 , H04N19/172 , H04N19/176
Abstract: 本发明涉及具有可调整帧内刷新率的视频编码器.一种基于给定帧内刷新率将视频数据编码为媒体流的编码系统包括:编码器,基于给定帧内刷新率将视频数据编码成帧,解码器,用于对编码帧进行重构,以及评估单元,用于对正在解码的当前帧的宏块(MB)进行评分的评估单元。帧内MB的分数被定义为预定值,帧间MB的分数是基于先前帧的MB的分数来生成。控制器基于至少基于当前帧的MB的分数所识别的合格帧确定实际刷新周期,并基于实际刷新周期来调整给定帧内刷新率。
-
-
-
-
-
-
-
-
-