Semiconductor buffer structure and semiconductor element including the same, and manufacturing method of the same
    2.
    发明专利
    Semiconductor buffer structure and semiconductor element including the same, and manufacturing method of the same 审中-公开
    半导体缓冲器结构和半导体元件及其制造方法

    公开(公告)号:JP2014053611A

    公开(公告)日:2014-03-20

    申请号:JP2013183198

    申请日:2013-09-04

    Abstract: PROBLEM TO BE SOLVED: To provide a semiconductor buffer structure which reduces a dislocation density in a nitride thin film when the nitride thin film grows on a silicon substrate.SOLUTION: A semiconductor buffer structure according to the present embodiment comprises: a plurality of nitride semiconductor layers in which average relative proportions of gallium increases with distance in one direction; and a dislocation control layer formed from AlInGaN (0≤a1≤1, 0≤b1≤1, a1+b1≠1) arranged between adjacent nitride semiconductor layers among the plurality of nitride semiconductor layers. Because of interposition of the dislocation control layer, a location density of the whole of the plurality of nitride semiconductor layers can be decreased.

    Abstract translation: 要解决的问题:提供当氮化物薄膜在硅衬底上生长时减少氮化物薄膜中的位错密度的半导体缓冲结构。解决方案:根据本实施例的半导体缓冲结构包括:多个氮化物半导体 其中镓的平均相对比例随着一个方向上的距离而增加的层; 以及由位于所述多个氮化物半导体层的相邻的氮化物半导体层之间的AlInGaN(0≤a1≤1,0≤b1≤1,a1 + b1≠1)形成的位错控制层。 由于插入位错控制层,可以减少多个氮化物半导体层整体的位置密度。

    Wiring board and manufacturing method of the same
    4.
    发明专利
    Wiring board and manufacturing method of the same 有权
    接线板及其制造方法

    公开(公告)号:JP2012129368A

    公开(公告)日:2012-07-05

    申请号:JP2010279706

    申请日:2010-12-15

    Abstract: PROBLEM TO BE SOLVED: To provide a wiring board including a conductor post which deals with high density assembly, and to provide a manufacturing method of the wiring board.SOLUTION: A wiring board 10 includes a conductor layer 12, a solder resist layer 13 laminated on the conductor layer 12, and a conductor post 16 which establishes electrical continuity with the conductor layer 12a disposed on the lower side of a through hole 131 provided at the solder resist layer 13. The solder resist layer 13 includes a thermosetting resin. The conductor post 16 is composed mainly of stannum, copper, or solder and has a lower conductor post 161 positioned in the through hole 131 and an upper conductor post 162 positioned on the lower conductor post 161 and extends toward the outside of the solder resist layer 13. At least a part of a lower end surface 162b of the upper conductor post 162 is closely in contact with an exterior surface 132 of the solder resist layer 13.

    Abstract translation: 要解决的问题:提供一种包括处理高密度组装的导体柱的布线板,并提供布线板的制造方法。 解决方案:布线板10包括导体层12,层叠在导体层12上的阻焊层13和导体柱16,其与设置在通孔的下侧的导体层12a建立导电性 设置在阻焊层13上。阻焊层13包括热固性树脂。 导体柱16主要由锡,铜或焊料组成,并且具有位于通孔131中的下导体柱161和位于下导体柱161上的上导体柱162,并且朝向阻焊层的外侧延伸 上导体柱162的下端表面162b的至少一部分与阻焊层13的外表面132紧密接触。版权所有:(C)2012,JPO&INPIT

    積層体、絶縁性冷却板、パワーモジュールおよび積層体の製造方法
    6.
    发明专利
    積層体、絶縁性冷却板、パワーモジュールおよび積層体の製造方法 有权
    层压板,绝缘冷却板,功率模块和生产层压板的方法

    公开(公告)号:JP2015086085A

    公开(公告)日:2015-05-07

    申请号:JP2013223691

    申请日:2013-10-28

    Abstract: 【課題】セラミックスと金属皮膜との間の密着強度が高く、かつ熱サイクル下でのセラミックス基材と金属皮膜との熱膨張差によるセラミックス基板の割れを防止しうる積層体、および絶縁性冷却板、パワーモジュールおよび積層体の製造方法を提供する。 【解決手段】本発明の 電子回路基板 1は、絶縁性のセラミックス基材10と、セラミックス基材10の表面に形成された金属または合金を主成分とする中間層と、前記中間層の表面に、金属を含む粉体をガスと共に加速し、前記表面に固相状態のままで吹き付けて堆積させることによって形成された、気孔率が5〜15%の第1金属 回路層 21と、第1金属 回路層21の表面 に、第1金属 回路層 21を形成する金属と同一の金属を含む粉体をガスと共に加速し、前記表面に固相状態のままで吹き付けて堆積させることによって形成された、気孔率が0〜0.5%の第2金属 回路層 22と、を備える。 【選択図】図1

    Abstract translation: 要解决的问题:为了提供一种层压体,其中陶瓷和金属涂层之间的粘合强度高,并且由陶瓷基板和金属涂层在热的热膨胀差异导致的陶瓷基板中的断裂 可以防止循环,并提供绝缘冷却板,功率模块和制造层压板的方法。解决方案:本发明的电子电路板1包括:绝缘陶瓷基材10; 中间层,其具有作为主要成分的金属或合金,并且形成在陶瓷基材10的表面上; 第一金属电路层21,其具有5%-15%的孔隙率,并且通过将含金属的粉末和气体朝着中间层的表面加速并以固相的方式喷射并沉积到表面上而形成 州; 以及第二金属电路层22,其具有0%-0.5%的孔隙率,并且通过将气体和含有与形成第一金属电路层21的金属相同的金属朝向第一金属电路层21的表面加速而形成, 以固相状态喷涂和沉积在表面上。

Patent Agency Ranking